| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-19页 |
| ·移动通信的发展历史 | 第9-11页 |
| ·下一代移动通信的概述 | 第11-12页 |
| ·下一代移动通信中物理层的关键技术 | 第12-16页 |
| ·课题来源及课题组的主要工作 | 第16-19页 |
| ·硬件实验平台-发射机部分 | 第17页 |
| ·硬件实验平台-接收机部分 | 第17-18页 |
| ·作者所完成的主要工作 | 第18-19页 |
| 第二章 基于AD9288 的基带数字采集模块的设计实现 | 第19-31页 |
| ·AD9288 芯片简介及应用 | 第19-22页 |
| ·AD9288 芯片简介 | 第19页 |
| ·模拟信号输入 | 第19-20页 |
| ·时钟及数字信号输出 | 第20-21页 |
| ·AD9288 的其他应用注意事项 | 第21-22页 |
| ·ADC 的性能指标 | 第22-29页 |
| ·ADC 的静态性能指标 | 第22-24页 |
| ·ADC 的动态性能指标 | 第24-29页 |
| ·ADC 的有效转换位数实测 | 第29-31页 |
| 第三章 基于FPGA 的SDRAM 控制器设计 | 第31-44页 |
| ·FPGA 基本结构和原理 | 第31-32页 |
| ·可编程逻辑块 CLB | 第31-32页 |
| ·输入/输出模块IOB | 第32页 |
| ·可编程互连资源IR | 第32页 |
| ·ALTERA 公司CYCLONE 系列 EP1C6Q240C8 | 第32页 |
| ·LE 和锁相环PLL | 第32页 |
| ·嵌入式内存MEMORY BITS | 第32页 |
| ·VHDL 语言开发FPGA 基本流程 | 第32-34页 |
| ·FPGA 系统的规划流程 | 第33-34页 |
| ·VHDL、Verilog HDL 设计的流程 | 第34页 |
| ·基于通用SDRAM 的MIMO 实验数据存储系统设计 | 第34-41页 |
| ·数据存储板的框图 | 第35-36页 |
| ·SDRAM 基本构造和原理 | 第36-38页 |
| ·基于VHDL 的SDRAM 控制器实现 | 第38-41页 |
| ·SDRAM 数据存储系统测试 | 第41-43页 |
| ·本章小结 | 第43-44页 |
| 第四章 基于USB2.0 协议的数据传输设计 | 第44-58页 |
| ·USB 概述 | 第44-45页 |
| ·USB2.0 的主要特点 | 第45-47页 |
| ·数据包 | 第45-46页 |
| ·帧结构 | 第46页 |
| ·传输类型 | 第46-47页 |
| ·高速模式和全速模式的检测 | 第47页 |
| ·传输性能分析 | 第47页 |
| ·EX-USB FX2 的主要特点 | 第47-51页 |
| ·芯片结构 | 第47-48页 |
| ·结构特点 | 第48-50页 |
| ·端点缓存 | 第50-51页 |
| ·EX-USB FX2 的接口设计 | 第51-53页 |
| ·Slave FIFO 应用相关 | 第51-52页 |
| ·异步写时序下的FPGA 相关编程 | 第52-53页 |
| ·USB 固件及Windows2000 驱动、应用程序编写 | 第53-57页 |
| ·关于CY7C68013 的固件 | 第53页 |
| ·Windows2000 下的驱动程序编写 | 第53-56页 |
| ·应用程序界面 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第五章 结论及展望 | 第58-61页 |
| ·接收机数据恢复验证 | 第58页 |
| ·实验平台硬件收发联合测试 | 第58-59页 |
| ·MIMO 实验平台的数据通信 | 第59-60页 |
| ·存在的问题及未来工作展望 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 致谢 | 第63-64页 |
| 个人简历 | 第64-65页 |
| 附录 | 第65-66页 |
| 附录1 AD9288 | 第65页 |
| 附录2 采样数字存储板 | 第65-66页 |
| 附录3 USB 接口板 | 第66页 |
| 附录4 MIMO 接收分机 | 第66页 |