低功耗算术逻辑单元的设计与实现
| 摘要 | 第1-12页 |
| ABSTRACT | 第12-13页 |
| 第一章 绪论 | 第13-18页 |
| ·数字信号处理概述 | 第13-14页 |
| ·算法的研究 | 第13页 |
| ·数字信号处理的实现 | 第13-14页 |
| ·DSP芯片的发展现状 | 第14-15页 |
| ·DSP技术的发展趋势 | 第15-16页 |
| ·DSP的ALU国内外现状 | 第16页 |
| ·课题来源、目的及意义 | 第16-17页 |
| ·本文的结构 | 第17-18页 |
| 第二章 ALU及核心加法器 | 第18-28页 |
| ·ALU结构 | 第18-19页 |
| ·核心加法器的研究 | 第19-25页 |
| ·各种加法器在设计中的综合考虑 | 第25-27页 |
| ·核心加法器的进位链 | 第27页 |
| ·本章小结 | 第27-28页 |
| 第三章 低功耗 ALU的设计 | 第28-36页 |
| ·功耗的来源 | 第28-29页 |
| ·低功耗设计和优化技术 | 第29页 |
| ·在设计时间可采用的降低功耗技术 | 第29-31页 |
| ·在运行时间采用的功耗降低技术 | 第31-33页 |
| ·ALU所采用的低功耗设计技术 | 第33-34页 |
| ·ALU版图低功耗设计技术 | 第34-35页 |
| ·本章小结 | 第35-36页 |
| 第四章 X数字信号处理器ALU设计 | 第36-48页 |
| ·X数字信号处理器 CPU结构概述 | 第36-38页 |
| ·X数字信号处理器 ALU逻辑功能 | 第38-39页 |
| ·单指令功能实现 | 第38-39页 |
| ·指令组合功能实现 | 第39页 |
| ·ALU控制信号的设计 | 第39-40页 |
| ·X数字信号处理器 ALU进位理论 | 第40-43页 |
| ·X数字信号处理器 ALU逻辑运算理论 | 第43-45页 |
| ·关键路径及延迟分析 | 第45页 |
| ·数据通路分析 | 第45-46页 |
| ·控制通路分析 | 第46页 |
| ·溢出处理 | 第46-47页 |
| ·本章小结 | 第47-48页 |
| 第五章 ALU电路设计 | 第48-58页 |
| ·ALU总体电路设计 | 第48页 |
| ·ALU时钟电路设计 | 第48-49页 |
| ·ALU数据通路电路设计 | 第49-50页 |
| ·P、G函数生成电路设计 | 第50-52页 |
| ·进位传播电路设计 | 第52-54页 |
| ·低16位超前进位电路 | 第52页 |
| ·组内并行进位电路设计 | 第52-53页 |
| ·组间进位传播逻辑电路 | 第53-54页 |
| ·双16位模式控制电路 | 第54页 |
| ·逻辑功能验证 | 第54-57页 |
| ·功能验证概述 | 第54-55页 |
| ·ALU逻辑功能验证 | 第55-56页 |
| ·ALU算术功能验证 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第六章 ALU版图设计与验证 | 第58-75页 |
| ·布图规划 | 第58-59页 |
| ·布图规划中延迟的度量 | 第59页 |
| ·布局 | 第59-61页 |
| ·布局的目标和任务及其度量 | 第60-61页 |
| ·布线 | 第61-63页 |
| ·全局布线 | 第61-62页 |
| ·模块间的全局布线 | 第62-63页 |
| ·详细布线 | 第63页 |
| ·版图检查及验证 | 第63-65页 |
| ·全局版图及单元版图设计 | 第65-68页 |
| ·电源及时钟网络布线 | 第66-68页 |
| ·单元版图设计 | 第68-72页 |
| ·数据通路单元设计 | 第68-69页 |
| ·P\G及逻辑运算单元 | 第69页 |
| ·进位电路单元 | 第69-70页 |
| ·低16位超前进位单元 | 第70页 |
| ·时钟电路单元 | 第70-71页 |
| ·ALU整体版图 | 第71-72页 |
| ·ALU版图分析与验证 | 第72-74页 |
| ·本章小结 | 第74-75页 |
| 第七章 结束语 | 第75-76页 |
| ·全文工作总结 | 第75页 |
| ·未来工作的展望 | 第75-76页 |
| 致谢 | 第76-77页 |
| 参考文献 | 第77-79页 |
| 作者在学期间取得的学术成果 | 第79-80页 |
| 作者在学期间参与的科研项目 | 第80-81页 |
| 附录 算术运算程序 | 第81-82页 |