基于PDVQ图像压缩系统的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-11页 |
| ·课题背景 | 第8-9页 |
| ·研究的主要内容及所取得的成果 | 第9-10页 |
| ·论文构架及章节安排 | 第10-11页 |
| 2 图像压缩系统的总体方案设计 | 第11-14页 |
| ·通用图像采集与处理系统的体系结构 | 第11-12页 |
| ·图像压缩系统的整体结构 | 第12-13页 |
| ·本章小结 | 第13-14页 |
| 3 系统结构的设计与实现 | 第14-34页 |
| ·CMOS图像传感器及其在图像采集模块中的应用 | 第14-22页 |
| ·CMOS与CCD图像传感器 | 第14页 |
| ·OV7620芯片的工作原理 | 第14-17页 |
| ·SCCB接口的实现 | 第17-20页 |
| ·图像采集电路的设计 | 第20-21页 |
| ·与 FPGA的接口设计 | 第21-22页 |
| ·TFT-LCD数字图像的显示 | 第22-26页 |
| ·PD064VT5的工作原理 | 第22-25页 |
| ·与 FPGA的接口设计 | 第25-26页 |
| ·FPGA器件 | 第26页 |
| ·PDVQ压缩芯片 | 第26-30页 |
| ·PDVQ芯片简介 | 第26-27页 |
| ·PDVQ芯片的工作原理 | 第27-30页 |
| ·与 FPGA的接口设计 | 第30页 |
| ·SRAM存储器 | 第30-32页 |
| ·SRAM选型及介绍 | 第30-31页 |
| ·与 FPGA接口设计 | 第31-32页 |
| ·PC机再现图像 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 4 系统控制模块的设计与实现 | 第34-45页 |
| ·FPGA实现的模块框架 | 第34-43页 |
| ·摄像头初始化模块 | 第34-36页 |
| ·摄像头时序控制模块 | 第36-37页 |
| ·视频数据格式转换模块 | 第37-40页 |
| ·TFT-LCD时序驱动模块 | 第40-42页 |
| ·SRAM控制模块 | 第42-43页 |
| ·PDVQ数据压缩控制模块 | 第43页 |
| ·FPGA设计中的常见问题及注意事项 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 5 系统调试与验证 | 第45-59页 |
| ·系统硬件调试 | 第45-47页 |
| ·静态测试 | 第45-46页 |
| ·摄像头硬件调试 | 第46页 |
| ·TFT-LCD硬件调试 | 第46-47页 |
| ·FPGA硬件调试 | 第47页 |
| ·外围硬件调试 | 第47页 |
| ·软件调试 | 第47-51页 |
| ·FPGA模拟I2C总线模块 | 第47-48页 |
| ·视频格式转换模块 | 第48-49页 |
| ·PDVQ数据压缩传送控制模块 | 第49-51页 |
| ·软硬件联合调试 | 第51-56页 |
| ·摄像头初始化调试 | 第53-54页 |
| ·图像数据采集调试 | 第54-55页 |
| ·TFT-LCD驱动调试 | 第55页 |
| ·PC机并口调试 | 第55-56页 |
| ·系统综合调试 | 第56页 |
| ·系统验证 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 6 总结与展望 | 第59-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 在读期间发表的学术论文 | 第64页 |