摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 概述 | 第7-9页 |
§1.1 主要研究内容和意义 | 第7-8页 |
§1.2 发展现状 | 第8-9页 |
第二章 PCI总线和PCI控制器5933的研究和分析 | 第9-16页 |
§2.1 PCI总线简介 | 第9页 |
§2.2 PCI总线信号的定义 | 第9-12页 |
§2.2.1 系统信号 | 第10页 |
§2.2.2 地址和数据信号 | 第10-11页 |
§2.2.3 接口控制信号 | 第11页 |
§2.2.4 仲裁信号 | 第11-12页 |
§2.2.5 错误报告信号 | 第12页 |
§2.2.6 中断信号 | 第12页 |
§2.2.7 附加信号 | 第12页 |
§2.3 PCI局部总线的特点 | 第12-14页 |
§2.4 PCI控制器 | 第14-16页 |
第三章 系统硬件设计 | 第16-32页 |
§3.1 DSP6701的介绍 | 第17-19页 |
§3.1.1 TMS320C6701器件特征 | 第17-18页 |
§3.1.2 C6701体系结构 | 第18页 |
§3.1.3 C6701的外设接口 | 第18-19页 |
§3.2 存贮器的设计 | 第19-22页 |
§3.2.1 DSP中的JTAG测试电路 | 第21-22页 |
§3.3 PCI总线的设计 | 第22-25页 |
§3.4 板卡上FPGA的设计 | 第25-26页 |
§3.5 MCBSP接口和定时器接口(兼容TTL电平) | 第26-27页 |
§3.6 电源模块和电源检测的设计 | 第27-28页 |
§3.7 BOOTLOADER过程的实现 | 第28-30页 |
§3.7.1 BOOTLOADER的方式和流程 | 第28页 |
§3.7.2 程序在FLASH中的烧写 | 第28-29页 |
§3.7.3 BOOTLOADER的软件过程 | 第29-30页 |
§3.8 与外部系统的通讯 | 第30-31页 |
§3.9 硬件的最终设计结构 | 第31-32页 |
第四章 6701板卡底层驱动的设计 | 第32-39页 |
§4.1 6701板卡底层驱动的设计 | 第32-34页 |
§4.2 基于6701板卡应用程序的开发 | 第34-39页 |
§4.2.1 汇编语言编程 | 第34-35页 |
§4.2.2 基于6701板卡的通用初始程序 | 第35-39页 |
第五章 硬件系统实现、仿真结果 | 第39-47页 |
§5.1 PCI TARGET单字和DMA在局部总线64BIT模式下读写四个BAR的时序图 | 第39-42页 |
§5.2 FPGA仿真结果 | 第42-43页 |
§5.3 结果分析 | 第43-47页 |
第六章 课题设计过程中的问题和解决方法 | 第47-49页 |
§6.1 FPGA设计过程中的毛刺现象 | 第47-49页 |
总结与展望 | 第49-51页 |
参考文献 | 第51-53页 |
致谢 | 第53-54页 |
附图一 | 第54页 |