摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 绪论 | 第11-16页 |
·CISC 与RISC 指令简介 | 第11-12页 |
·二进制翻译介绍 | 第12-14页 |
·二进制翻译的产生 | 第12-13页 |
·二进制翻译的特点 | 第13-14页 |
·课题研究意义及内容 | 第14-16页 |
·研究意义 | 第14页 |
·研究内容 | 第14-16页 |
第二章 基于ARM 嵌入式平台的SOC 设计架构组成 | 第16-34页 |
·SOC 设计介绍 | 第16-19页 |
·ARM 内核简介 | 第19-23页 |
·ARM 的特点 | 第20页 |
·ARM 微处理器系列 | 第20-23页 |
·系统中的AMBA 总线 | 第23-33页 |
·AMBA AHB 总线 | 第24-31页 |
·AMBA APB 总线 | 第31-33页 |
·本章小结 | 第33-34页 |
第三章 二进制翻译模块介绍 | 第34-47页 |
·内部结构 | 第34-36页 |
·X86 指令翻译算法 | 第36-39页 |
·指令地址对应关系 | 第36-37页 |
·寄存器对应关系 | 第37页 |
·测试条件对应关系 | 第37-38页 |
·对X86 保护模式的简化 | 第38页 |
·X86 指令分类 | 第38-39页 |
·立即数处理 | 第39页 |
·指令解码器的硬件结构 | 第39-44页 |
·已实现的指令 | 第44-45页 |
·工作特点分析 | 第45-46页 |
·本章小结 | 第46-47页 |
第四章 X86 翻译系统架构方案 | 第47-62页 |
·多核系统的研究 | 第47-49页 |
·多核系统的关键问题 | 第47-48页 |
·双核架构解决方案 | 第48-49页 |
·基于AMBA AHB 总线的结构 | 第49-52页 |
·AMBA AHB 单总线结构 | 第50页 |
·Multi-layer AHB 总线结构 | 第50-52页 |
·X86 翻译系统MULTI-LAYER 架构解决方案 | 第52-55页 |
·IP 在系统中的功能 | 第53-54页 |
·优先级定义 | 第54页 |
·X86 翻译的控制流与数据流 | 第54-55页 |
·MULTILAYER 系统结构的优化 | 第55-61页 |
·BusMatrix 内部结构的优化 | 第55-56页 |
·系统架构的优化 | 第56-61页 |
·本章小结 | 第61-62页 |
第五章 X86 翻译系统仿真 | 第62-74页 |
·片上系统设计中的事务级建模方法 | 第62-65页 |
·系统级设计与验证简介 | 第62-63页 |
·模型层次 | 第63-64页 |
·事务级建模方法TLM | 第64-65页 |
·X86 翻译系统的建模 | 第65-69页 |
·工具的选择 | 第65-66页 |
·Cosimulation | 第66-68页 |
·验证方案 | 第68-69页 |
·X86 翻译系统的控制 | 第69-71页 |
·翻译与执行的控制 | 第69-71页 |
·核间通信 | 第71页 |
·仿真结果的比较与分析 | 第71-73页 |
·本章小结 | 第73-74页 |
第六章 全文总结 | 第74-75页 |
·主要结论 | 第74页 |
·研究展望 | 第74-75页 |
参考文献 | 第75-77页 |
致谢 | 第77-78页 |
攻读硕士学位期间已发表或录用的论文 | 第78页 |