一种数字信号处理器内核的设计与扩展
摘要 | 第1-6页 |
Abstract | 第6-12页 |
1 绪论 | 第12-20页 |
·课题来源 | 第12页 |
·DSP 的发展历史及特点 | 第12-14页 |
·DSP 性能优化方法 | 第14页 |
·扩展DSP 功能的意义 | 第14-16页 |
·扩展单元的耦合方式 | 第15-16页 |
·研究目标 | 第16页 |
·国内外研究现状 | 第16-18页 |
·论文工作与结构 | 第18-20页 |
2 DSP 内核的系统结构设计 | 第20-25页 |
·DSP 内核的设计流程 | 第20页 |
·DSP 内核的指令集特点 | 第20-21页 |
·DSP 内核的系统结构 | 第21-24页 |
·DSP 内核的总线结构 | 第22页 |
·DSP 内核的流水线 | 第22-24页 |
·小结 | 第24-25页 |
3 DSP 内核的设计 | 第25-55页 |
·DSP 数据通路设计 | 第25-35页 |
·数据运算单元的设计 | 第25-26页 |
·数据地址产生单元的设计 | 第26-31页 |
·位反序寻址模式的优化设计 | 第29-30页 |
·循环寻址模式的优化设计 | 第30-31页 |
·程序地址产生单元的设计 | 第31-35页 |
·DSP 控制通路设计 | 第35-53页 |
·DSP 内核的总线交互 | 第35-37页 |
·译码单元的设计 | 第37-44页 |
·流水线控制单元的设计 | 第44-53页 |
·结构竞争及解决方法 | 第46-50页 |
·数据竞争及解决方法 | 第50-53页 |
·控制竞争及解决方法 | 第53页 |
·小结 | 第53-55页 |
4 DSP 扩展设计 | 第55-73页 |
·扩展DSP 功能的意义 | 第55-56页 |
·扩展设计的流程 | 第56-57页 |
·扩展单元的选取 | 第57页 |
·DSP 的扩展设计 | 第57-71页 |
·扩展单元的设计 | 第57-66页 |
·扩展FFT 处理单元的意义 | 第57-60页 |
·FFT 处理单元的结构 | 第60-63页 |
·FFT 处理单元的精度分析 | 第63-64页 |
·FFT 扩展单元的实现 | 第64-66页 |
·扩展单元与内核的整合 | 第66-71页 |
·扩展单元与总线的连接关系 | 第66-67页 |
·指令集扩展 | 第67-68页 |
·控制通路的扩展 | 第68-71页 |
·扩展指令的编译环境 | 第71页 |
·小结 | 第71-73页 |
5 DSP 内核的验证与扩展性能分析 | 第73-81页 |
·DSP 内核的功能验证 | 第74-76页 |
·扩展单元的功能验证 | 第76-78页 |
·扩展DSP 核的功能验证及性能分析 | 第78-80页 |
·小结 | 第80-81页 |
6 结束语 | 第81-82页 |
·课题研究总结 | 第81页 |
·课题工作进一步展望 | 第81-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-87页 |
攻读硕士期间发表的学术论文目录 | 第87页 |