摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 引言 | 第10-13页 |
·课题背景及意义 | 第10-11页 |
·国内外发展方向 | 第11-12页 |
·本文的主要工作 | 第12-13页 |
第二章 时间同步数字系统中的传输方式 | 第13-24页 |
·时间同步数字系统信号的帧结构 | 第13-14页 |
·时间同步数字系统信号的复用方法 | 第14-15页 |
·时间同步数字系统信号的复用步骤 | 第15-19页 |
·140Mbit/s 复用进时间同步数字系统信号 | 第16-17页 |
·34Mbit/s 复用进时间同步数字系统信号 | 第17页 |
·2Mbit/s 复用进时间同步数字系统信号 | 第17-19页 |
·时间同步数字系统管理开销 | 第19-24页 |
第三章 时间同步数字系统交叉功能 | 第24-33页 |
·Clos 矩阵算法 | 第24-27页 |
·Clos 交叉矩阵中组播阻塞概率的理论分析模型 | 第27-33页 |
·Clos 交叉矩阵和组播 | 第27-28页 |
·组播无阻塞 | 第28页 |
·组播阻塞概率模型 | 第28-30页 |
·组播调度算法 | 第30-33页 |
·实现原理 | 第30-31页 |
·组播调度算法 | 第31-33页 |
第四章 Clos 交叉矩阵的实现 | 第33-48页 |
·全局配置寄存器 | 第34-35页 |
·按路交叉配置寄存器 | 第35页 |
·按时隙交叉配置寄存器 | 第35页 |
·按时隙交叉的页面0 配置寄存器 | 第35-36页 |
·按时隙交叉的页面1 配置寄存器 | 第36-37页 |
·一级HPXC_32X32 模块实现说明 | 第37-40页 |
·一级LOW_XC 模块说明 | 第40-46页 |
·一级LOW_XC 模块接口时序 | 第40-41页 |
·一级LOW_XC 模块内部实现 | 第41-46页 |
·TELE_BYTE_CONV 模块功能描述 | 第42-43页 |
·二级DM_WR_CTRL 模块说明 | 第43-44页 |
·二级CM_RD_CTRL 模块说明 | 第44页 |
·二级LOWXC_UNIT 模块说明 | 第44-45页 |
·三级BYTE_TELE_CONV 模块说明 | 第45-46页 |
·VC4_SELECT 模块 | 第46页 |
·SPEC1J1_SELECT 模块 | 第46-47页 |
·一级 LPXC_TIMING 模块 | 第47-48页 |
第五章 时间同步数字系统1588 协议实现 | 第48-59页 |
·时间同步原理 | 第48-50页 |
·1588 时间选源的原理 | 第50页 |
·时间同步数字系统1588 功能 | 第50-51页 |
·IEEE 1588 协议在时间同步数字系统中的传输方式 | 第51-52页 |
·IEEE 1588 协议实现方法 | 第52-56页 |
·时钟源与IEEE1588 报文处理 | 第53页 |
·IEEE1588 同步的报文传输 | 第53-56页 |
·支持IEEE 1588 协议的时间同步数字系统设计 | 第56-59页 |
第六章 时间同步数字系统性能测试 | 第59-69页 |
·1588 频率同步测试 | 第59-61页 |
·1588 外时间逻辑测试 | 第61-62页 |
·针对对板接口的测试 | 第62页 |
·针对时间信息和时戳信息的测试 | 第62-64页 |
·针对开销的测试 | 第64页 |
·针对秒帧头的测试 | 第64-65页 |
·针对 155M 时钟的测试 | 第65-69页 |
第七章 结束语 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
攻硕期间取得的研究成果 | 第73-74页 |