通用标准化弹载综合电子设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-22页 |
1.1 研究背景及意义 | 第16页 |
1.2 国内外研究现状 | 第16-20页 |
1.3 论文工作及章节安排 | 第20-22页 |
第二章 弹载综合电子系统框架设计 | 第22-30页 |
2.1 弹载电子系统分析 | 第22-25页 |
2.1.1 典型的雷达系统 | 第22-23页 |
2.1.2 典型的数据链通信系统 | 第23-24页 |
2.1.3 典型的导航控制系统 | 第24页 |
2.1.4 典型的光学处理系统 | 第24-25页 |
2.1.5 各系统异同分析 | 第25页 |
2.2 弹载综合电子系统设计方法 | 第25-28页 |
2.3 本章小结 | 第28-30页 |
第三章 弹载综合电子系统功能模块设计 | 第30-60页 |
3.1 弹载综合电子系统总体设计 | 第30-34页 |
3.1.1 系统功能与平台架构 | 第30-31页 |
3.1.2 系统互联设计 | 第31-34页 |
3.2 模块支持组件设计 | 第34-39页 |
3.3 功能模块设计 | 第39-58页 |
3.3.1 光学/雷达信号输入输出模块设计 | 第39-44页 |
3.3.2 信号处理模块设计 | 第44-46页 |
3.3.3 计算加速模块设计 | 第46-52页 |
3.3.4 控制模块设计 | 第52-54页 |
3.3.5 数据存储模块设计 | 第54-55页 |
3.3.6 交换模块设计 | 第55-58页 |
3.4 本章小结 | 第58-60页 |
第四章 一体化平台支持软件设计 | 第60-80页 |
4.1 软件体系架构 | 第60页 |
4.2 模块支持组件程序设计 | 第60-69页 |
4.2.1 程序框架设计 | 第60-63页 |
4.2.2 SoC逻辑端程序设计 | 第63-64页 |
4.2.3 微控制器子系统配置 | 第64-65页 |
4.2.4 SoCARM端程序设计 | 第65-69页 |
4.3 DSP加载程序设计 | 第69-73页 |
4.3.1 在线加载升级程序设计 | 第70-72页 |
4.3.2 多核引导升级程序设计 | 第72-73页 |
4.4 FPGA数据交换程序设计 | 第73-79页 |
4.4.1 程序框架设计 | 第73-75页 |
4.4.2 组包模块 | 第75-76页 |
4.4.3 解包模块 | 第76-77页 |
4.4.4 测试模块 | 第77-79页 |
4.5 本章小节 | 第79-80页 |
第五章 系统实现与测试 | 第80-90页 |
5.1 系统实现 | 第80-81页 |
5.2 高速接口测试 | 第81-85页 |
5.2.1 SRIO接口测试 | 第81-83页 |
5.2.2 PCIe接口测试 | 第83-84页 |
5.2.3 HyperLink接口测试 | 第84-85页 |
5.3 系统外场实验 | 第85-88页 |
5.4 本章小节 | 第88-90页 |
第六章 总结与展望 | 第90-92页 |
6.1 本文工作总结 | 第90页 |
6.2 展望 | 第90-92页 |
参考文献 | 第92-94页 |
致谢 | 第94-96页 |
作者简介 | 第96-97页 |