基于PVDF压电薄膜的压电地震检波器研究
摘要 | 第4-6页 |
abstract | 第6-8页 |
第1章 绪论 | 第12-21页 |
1.1 研究背景及意义 | 第12-13页 |
1.2 地震检波器的发展历史及研究现状 | 第13-16页 |
1.3 PVDF压电薄膜应用现状 | 第16-18页 |
1.4 论文研究内容及结构 | 第18-20页 |
1.4.1 论文研究内容 | 第18-19页 |
1.4.2 论文结构安排 | 第19-20页 |
1.5 本章小结 | 第20-21页 |
第2章 地震检波器系统方案设计 | 第21-28页 |
2.1 地震信号特征 | 第21-23页 |
2.1.1 地震反射波 | 第21-22页 |
2.1.2 低频地震勘探的重要性 | 第22-23页 |
2.2 .地震检波器的发展要求 | 第23-25页 |
2.2.1 地震检波器的主要性能指标 | 第23-24页 |
2.2.2 地震检波器的发展方向 | 第24-25页 |
2.3 基于PVDF的压电地震检波器总体研究方案 | 第25-27页 |
2.4 本章小结 | 第27-28页 |
第3章 敏感单元结构设计与测试 | 第28-43页 |
3.1 PVDF压电薄膜 | 第28-31页 |
3.1.1 PVDF压电薄膜简介 | 第28-30页 |
3.1.2 PVDF压电薄膜的优势 | 第30-31页 |
3.2 敏感单元结构设计 | 第31-37页 |
3.2.1 敏感单元结构设计 | 第31-34页 |
3.2.2 结构参数有限元仿真对比分析 | 第34-37页 |
3.3 敏感单元制作及实验测试 | 第37-42页 |
3.3.1 压电薄膜串并联方式对灵敏度的影响 | 第37-38页 |
3.3.2 敏感单元制作 | 第38-39页 |
3.3.3 对比实验测试 | 第39-42页 |
3.4 本章小结 | 第42-43页 |
第4章 地震检波器电路设计 | 第43-52页 |
4.1 信号调理电路设计 | 第43-47页 |
4.1.1 前置电荷放大电路设计 | 第43-44页 |
4.1.2 电压放大电路设计 | 第44-45页 |
4.1.3 滤波电路设计 | 第45-46页 |
4.1.4 信号调理电路测试 | 第46-47页 |
4.2 数字模块电路设计 | 第47-51页 |
4.2.1 模数转换及微处理器电路设计 | 第47-49页 |
4.2.2 数据存储电路设计 | 第49-51页 |
4.3 本章小结 | 第51-52页 |
第5章 地震检波器封装及测试 | 第52-59页 |
5.1 地震检波器封装 | 第52页 |
5.2 测试及结果分析 | 第52-58页 |
5.2.1 相对法校准对比测试 | 第53-56页 |
5.2.2 绝对法校准测试 | 第56-58页 |
5.3 本章小结 | 第58-59页 |
第6章 总结与展望 | 第59-61页 |
6.1 研究总结 | 第59-60页 |
6.2 未来展望 | 第60-61页 |
参考文献 | 第61-66页 |
作者简介及科研成果 | 第66-68页 |
后记和致谢 | 第68页 |