基于CPLD与DDS技术的多模信号发生器的研究与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-15页 |
| ·课题研究背景与意义 | 第10-11页 |
| ·国内外发展及现状 | 第11-14页 |
| ·本文的研究内容 | 第14-15页 |
| 第二章 多模信号发生器的工作原理与总体设计 | 第15-26页 |
| ·多模信号发生器的工作原理 | 第15-21页 |
| ·DDS的工作原理及特点 | 第15-20页 |
| ·多模信号转换的实现方法 | 第20-21页 |
| ·多模信号发生器的方案选择 | 第21-22页 |
| ·系统总体结构 | 第22-23页 |
| ·系统技术指标 | 第23-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 多模信号发生器系统电路设计 | 第26-50页 |
| ·DDS信号发生器系统实现 | 第26-32页 |
| ·DDS系统芯片选择 | 第26-28页 |
| ·AD9852 芯片接口设计 | 第28-30页 |
| ·芯片外围电路设计 | 第30-32页 |
| ·CPLD与Flash控制系统实现 | 第32-42页 |
| ·控制系统功能介绍 | 第32-34页 |
| ·CPLD芯片介绍及选型 | 第34-38页 |
| ·CPLD芯片接口设计 | 第38-40页 |
| ·Flash芯片介绍与选型 | 第40-41页 |
| ·Flash芯片接口设计 | 第41-42页 |
| ·相关外围系统电路实现 | 第42-47页 |
| ·低通滤波器设计 | 第42-45页 |
| ·电源设计 | 第45-47页 |
| ·VHDL语言设计时序控制电路 | 第47-49页 |
| ·本章小结 | 第49-50页 |
| 第四章 多模信号发生器系统软件与信号实现设计 | 第50-75页 |
| ·软件总体与数据流程设计 | 第50-51页 |
| ·软件功能模块分解 | 第51-59页 |
| ·UFM存储模块设计 | 第51-55页 |
| ·Flash存储模块设计 | 第55-58页 |
| ·信号发生控制设计 | 第58-59页 |
| ·多模信号发生及切换的设计 | 第59-74页 |
| ·信号数据及结构设计 | 第59-66页 |
| ·多模信号产生软件设计 | 第66-72页 |
| ·多模信号输出转换程序设计 | 第72-74页 |
| ·本章小结 | 第74-75页 |
| 第五章 系统调试结果与分析 | 第75-84页 |
| ·电路系统调试与实验 | 第75-81页 |
| ·电路系统硬件实现 | 第75-76页 |
| ·DDS调试总结 | 第76-78页 |
| ·系统实验结果与分析 | 第78-81页 |
| ·软件系统调试与实验 | 第81-83页 |
| ·软件系统调试 | 第81-83页 |
| ·软件调试总结 | 第83页 |
| ·本章小结 | 第83-84页 |
| 第六章 结论与展望 | 第84-86页 |
| 参考文献 | 第86-90页 |
| 攻读硕士学位期间所取得的研究成果 | 第90-91页 |
| 致谢 | 第91页 |