OFDM系统下行同步技术研究与FPGA实现
摘要 | 第6-7页 |
abstract | 第7页 |
第1章 绪论 | 第10-15页 |
1.1 课题研究背景及意义 | 第10-12页 |
1.1.1 无线通信发展历程 | 第10-11页 |
1.1.2 OFDM系统同步技术研究意义 | 第11-12页 |
1.2 OFDM系统同步技术研究现状 | 第12-14页 |
1.2.1 无数据辅助的同步算法 | 第12-13页 |
1.2.2 基于数据辅助的同步算法 | 第13-14页 |
1.3 论文主要工作与内容安排 | 第14-15页 |
第2章 OFDM系统模型 | 第15-21页 |
2.1 OFDM调制技术 | 第15-19页 |
2.1.1 OFDM调制原理 | 第15-16页 |
2.1.2 OFDM系统基带模型 | 第16-18页 |
2.1.3 系统帧结构 | 第18-19页 |
2.2 同步偏差对OFDM系统的影响 | 第19-20页 |
2.2.1 时间同步偏差的影响 | 第19-20页 |
2.2.2 载波同步偏差的影响 | 第20页 |
2.3 本章小节 | 第20-21页 |
第3章 基于导频的时频同步算法 | 第21-32页 |
3.1 导频结构 | 第21页 |
3.2 帧同步算法 | 第21-25页 |
3.2.1 S&C算法 | 第21-22页 |
3.2.2 常规滑动互相关算法 | 第22-23页 |
3.2.3 M-Part算法 | 第23-25页 |
3.3 载波频率同步算法 | 第25-28页 |
3.3.1 Moose算法 | 第26-27页 |
3.3.2 时域最大似然估计算法 | 第27-28页 |
3.4 算法性能仿真对比 | 第28-31页 |
3.4.1 帧同步算法性能仿真 | 第28-30页 |
3.4.2 频偏估计算法性能仿真 | 第30-31页 |
3.5 本章小节 | 第31-32页 |
第4章 基于FPGA的时频同步算法实现 | 第32-64页 |
4.1 整体方案设计 | 第32-34页 |
4.1.1 顶层模块接口 | 第33-34页 |
4.2 帧同步实现 | 第34-50页 |
4.2.1 互相关计算模块 | 第34-40页 |
4.2.2 求输入信号功率模块 | 第40-41页 |
4.2.3 峰值检测模块 | 第41-50页 |
4.3 频偏估计与补偿的实现 | 第50-62页 |
4.3.1 频偏估计实现 | 第50-56页 |
4.3.2 频偏补偿实现 | 第56-62页 |
4.4 FPGA硬件资源消耗与时序报告 | 第62-63页 |
4.4.1 硬件资源消耗 | 第62-63页 |
4.4.2 时序报告 | 第63页 |
4.5 本章小节 | 第63-64页 |
第5章 总结与展望 | 第64-66页 |
5.1 工作总结 | 第64页 |
5.2 未来工作展望 | 第64-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |