基于SCA的多通道系统波形重构技术的研究与实现
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第13-18页 |
1.1 研究背景及意义 | 第13-14页 |
1.2 研究现状 | 第14-16页 |
1.2.1 软件通信体系结构研究现状 | 第14-15页 |
1.2.2 局部动态可重构技术研究现状 | 第15-16页 |
1.3 论文研究内容及章节安排 | 第16-18页 |
第2章 软件通信体系结构和局部动态可重构 | 第18-30页 |
2.1 软件通信体系结构概述 | 第18页 |
2.2 硬件体系结构 | 第18-19页 |
2.3 软件体系结构 | 第19-21页 |
2.3.1 总线层 | 第19-20页 |
2.3.2 接口服务层 | 第20页 |
2.3.3 操作系统 | 第20页 |
2.3.4 CORBA中间件 | 第20-21页 |
2.3.5 核心框架 | 第21页 |
2.3.6 应用层 | 第21页 |
2.4 局部动态可重构技术 | 第21-29页 |
2.4.1 局部动态可重构技术概念 | 第21-22页 |
2.4.2 局部动态可重构技术相关术语 | 第22页 |
2.4.3 局部动态可重构技术原理 | 第22-24页 |
2.4.4 局部动态可重构技术实现流程 | 第24-29页 |
2.5 本章小结 | 第29-30页 |
第3章 多通道SCA系统的设计方案 | 第30-40页 |
3.1 系统硬件架构设计 | 第30页 |
3.2 系统软件架构设计 | 第30-31页 |
3.3 系统资源管理 | 第31-33页 |
3.3.1 波形应用需求分析 | 第31-32页 |
3.3.2 资源管理 | 第32-33页 |
3.4 标准化运行环境 | 第33-37页 |
3.4.1 MHAL通信 | 第33-36页 |
3.4.2 波形容器结构与应用 | 第36-37页 |
3.5 资源分配 | 第37-39页 |
3.5.1 FPGA | 第37-38页 |
3.5.2 DSP | 第38-39页 |
3.5.3 GPP | 第39页 |
3.6 本章小结 | 第39-40页 |
第4章 波形组件的设计与重构 | 第40-52页 |
4.1 波形组件的重构设计 | 第40-45页 |
4.1.1 HDL设计及综合 | 第40-41页 |
4.1.2 设置设计约束及重构分区 | 第41-43页 |
4.1.3 PRM与静态模块的设计与实现 | 第43-44页 |
4.1.4 生成配置文件 | 第44-45页 |
4.2 动态波形组件的设计 | 第45-47页 |
4.2.1 波形组件功能划分 | 第45页 |
4.2.2 波形组件接口 | 第45-46页 |
4.2.3 FPGA波形组件及接口映射 | 第46-47页 |
4.3 波形组件的重构管理 | 第47-51页 |
4.3.1 FPGA波形重构管理模块 | 第48页 |
4.3.2 ICAP配置 | 第48-49页 |
4.3.3 动态时钟配置 | 第49-51页 |
4.4 本章小结 | 第51-52页 |
第5章 验证与分析 | 第52-66页 |
5.1 波形重构实现流程 | 第52-61页 |
5.1.1 重构分区 | 第52-53页 |
5.1.2 创建配置 | 第53-55页 |
5.1.3 生成波形库 | 第55-57页 |
5.1.4 下载配置文件 | 第57-59页 |
5.1.5 波形重构实现 | 第59-61页 |
5.2 波形重构验证 | 第61-65页 |
5.2.1 多通道SCA系统的波形通信 | 第61-64页 |
5.2.2 性能测试与验证 | 第64-65页 |
5.3 本章小结 | 第65-66页 |
总结与展望 | 第66-68页 |
参考文献 | 第68-72页 |
附录A 攻读学位期间发表的学术成果 | 第72-73页 |
致谢 | 第73页 |