高速可见光通信系统研究与实现
摘要 | 第5-6页 |
Abstract | 第6-7页 |
缩略词 | 第14-16页 |
第一章 绪论 | 第16-20页 |
1.1 课题背景及研究意义 | 第16-17页 |
1.2 国内外研究现状 | 第17-18页 |
1.3 论文组织结构 | 第18-20页 |
第二章 ACO-OFDM系统接收机的优化研究 | 第20-28页 |
2.1 可见光通信系统模型 | 第20页 |
2.2 ACO-OFDM系统 | 第20-23页 |
2.3 ACO-OFDM系统接收机的优化 | 第23-26页 |
2.3.1 裁剪位置信号恢复 | 第23-24页 |
2.3.2 裁剪位置判断的优化 | 第24页 |
2.3.3 算法仿真分析 | 第24-26页 |
2.4 本章小结 | 第26-28页 |
第三章 可见光通信系统驱动电路的设计 | 第28-42页 |
3.1 可见光通信系统结构 | 第28-30页 |
3.1.1 FPGA基带处理板 | 第28-29页 |
3.1.2 ADC/DAC模块 | 第29-30页 |
3.2 发射端驱动电路设计 | 第30-35页 |
3.2.1 LED工作特性 | 第30-31页 |
3.2.2 LED驱动电路设计 | 第31-35页 |
3.3 接收端驱动电路设计 | 第35-41页 |
3.3.1 接收端PD | 第36-37页 |
3.3.2 接收端原理 | 第37-40页 |
3.3.3 接收端驱动电路参数设计 | 第40-41页 |
3.4 本章小结 | 第41-42页 |
第四章 可见光通信系统数字基带的设计与实现 | 第42-66页 |
4.1 DCO-OFDM系统 | 第42-43页 |
4.2 系统基带方案设计 | 第43-47页 |
4.2.1 基本参数设计 | 第43-44页 |
4.2.2 物理层帧结构 | 第44-46页 |
4.2.3 基带实现结构 | 第46-47页 |
4.3 发射端数字基带FPGA实现 | 第47-58页 |
4.3.1 负载控制模块 | 第48-50页 |
4.3.2 帧校验模块 | 第50页 |
4.3.3 卷积码编码模块 | 第50-51页 |
4.3.4 交织器模块 | 第51页 |
4.3.5 数据控制模块 | 第51页 |
4.3.6 扰码模块 | 第51-52页 |
4.3.7 QAM调制模块 | 第52-53页 |
4.3.8 导频模块 | 第53-54页 |
4.3.9 IFFT控制模块 | 第54页 |
4.3.10 DAC缓存模块 | 第54-55页 |
4.3.11 前导符模块 | 第55页 |
4.3.12 千兆网口模块 | 第55-56页 |
4.3.13 中央控制模块 | 第56-58页 |
4.4 接收端数字基带FPGA实现 | 第58-65页 |
4.4.1 帧同步模块 | 第58-59页 |
4.4.2 符号定时同步模块 | 第59-61页 |
4.4.3 信道均衡模块 | 第61-62页 |
4.4.4 频偏补偿模块 | 第62-63页 |
4.4.5 维特比译码模块 | 第63-64页 |
4.4.6 千兆网口模块 | 第64页 |
4.4.7 其他模块 | 第64-65页 |
4.5 本章小结 | 第65-66页 |
第五章 系统测试 | 第66-78页 |
5.1 信道频率响应 | 第66-69页 |
5.2 时域信号波形 | 第69-71页 |
5.3 信号频谱 | 第71-73页 |
5.4 传输速率和BER | 第73-75页 |
5.5 本章小结 | 第75-78页 |
第六章 总结与展望 | 第78-80页 |
6.1 总结 | 第78-79页 |
6.2 展望 | 第79-80页 |
致谢 | 第80-82页 |
参考文献 | 第82-86页 |
攻读硕士学位期间发表的论文 | 第86页 |