摘要 | 第5-6页 |
Abstract | 第6-7页 |
插图索引 | 第11-13页 |
附表索引 | 第13-14页 |
第1章 绪论 | 第14-21页 |
1.1 研究背景 | 第14-17页 |
1.1.1 传统嵌入式设计 | 第14-15页 |
1.1.2 软硬件协同设计 | 第15-16页 |
1.1.3 课题来源 | 第16-17页 |
1.2 研究内容和意义 | 第17-19页 |
1.3 本文主要工作 | 第19页 |
1.4 论文组织结构 | 第19-21页 |
第2章 可重构计算与软硬件划分技术 | 第21-31页 |
2.1 可重构计算概述 | 第21-22页 |
2.2 减小重构开销方法 | 第22-26页 |
2.3 软硬件划分研究现状 | 第26-30页 |
2.4 小结 | 第30-31页 |
第3章 动态部分可重构下的预配置模型 | 第31-43页 |
3.1 问题定义 | 第31-32页 |
3.2 基本思路 | 第32-33页 |
3.3 抽象函数库 | 第33-34页 |
3.4 系统描述 | 第34-35页 |
3.5 总体流程 | 第35-39页 |
3.5.1 硬件函数配置时间 | 第36页 |
3.5.2 硬件函数调度优先级 | 第36-37页 |
3.5.3 预配置调度流程 | 第37-39页 |
3.6 实验与小结 | 第39-43页 |
第4章 过程级动态软硬件划分算法 | 第43-53页 |
4.1 问题定义 | 第43-45页 |
4.1.1 透明编程模型 | 第43页 |
4.1.2 划分粒度选择 | 第43-45页 |
4.1.3 划分约束条件 | 第45页 |
4.2 基本思路 | 第45-46页 |
4.3 总体流程 | 第46-50页 |
4.3.1 过程级动态软硬件划分算法描述 | 第46-48页 |
4.3.2 应用预配置的软硬件划分框架 | 第48-50页 |
4.4 实验与小结 | 第50-53页 |
第5章 过程级软硬件划分原型系统设计 | 第53-71页 |
5.1 原型系统实验平台 | 第53-57页 |
5.1.1 Virtex-4 FX FPGA 介绍 | 第53-55页 |
5.1.2 Virtex-4 FX FPGA 配置原理与方式 | 第55-56页 |
5.1.3 基于 EDK 的FPGA 嵌入式系统开发流程 | 第56-57页 |
5.2 原型系统总体框架 | 第57-62页 |
5.2.1 原型系统编程模型 | 第57-59页 |
5.2.2 软硬件协同函数库的实现 | 第59-61页 |
5.2.3 过程级动态软硬件划分算法的应用 | 第61-62页 |
5.3 原型系统开发实例 | 第62-69页 |
5.3.1 原型系统实例设计实现 | 第62-65页 |
5.3.2 原型系统IP 库实例 | 第65-66页 |
5.3.3 原型系统实例平台 | 第66-69页 |
5.4 实验测试案例 | 第69-70页 |
5.5 小结 | 第70-71页 |
结论与展望 | 第71-73页 |
参考文献 | 第73-77页 |
附录A 读研期间发表学术论文和参与科研项目 | 第77-78页 |
致谢 | 第78页 |