摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第13-17页 |
1.1 课题背景 | 第13-14页 |
1.2 本文主要工作 | 第14-15页 |
1.3 本文内容组织 | 第15-17页 |
第2章 相关技术综述 | 第17-26页 |
2.1 通用块设备层 | 第17-22页 |
2.1.1 基本原理 | 第17-19页 |
2.1.2 处理流程 | 第19-22页 |
2.2 Device Mapper机制 | 第22-25页 |
2.2.1 基本原理 | 第22-24页 |
2.2.2 处理流程 | 第24-25页 |
2.3 本章小结 | 第25-26页 |
第3章 L-CACHE设计与实现 | 第26-64页 |
3.1 L-CACHE架构设计 | 第26-32页 |
3.1.1 用户空间层 | 第27-28页 |
3.1.2 内核空间层 | 第28-32页 |
3.1.3 物理硬件层 | 第32页 |
3.2 L-CACHE缓存组织 | 第32-43页 |
3.2.1 Reference结构 | 第32-36页 |
3.2.2 Address/Signature Hash Table | 第36-38页 |
3.2.3 缓存组织管理 | 第38-43页 |
3.3 L-CACHE I/O处理 | 第43-55页 |
3.3.1 L-CACHE读操作 | 第44-49页 |
3.3.2 L-CACHE写操作 | 第49-55页 |
3.4 L-CACHE替换算法 | 第55-63页 |
3.4.1 LRU算法 | 第55-57页 |
3.4.2 ARC算法 | 第57-59页 |
3.4.3 Dedu-ARC算法 | 第59-63页 |
3.5 本章小结 | 第63-64页 |
第4章 系统测试与分析 | 第64-78页 |
4.1 测试部署 | 第64-66页 |
4.1.1 测试workloads | 第64-65页 |
4.1.2 测试环境 | 第65-66页 |
4.2 测试分析 | 第66-77页 |
4.2.1 缓存命中率 | 第67-71页 |
4.2.2 平均I/O延迟 | 第71-74页 |
4.2.3 SSD写入次数 | 第74-77页 |
4.3 本章小结 | 第77-78页 |
第5章 总结与展望 | 第78-80页 |
5.1 工作总结 | 第78页 |
5.2 工作展望 | 第78-80页 |
参考文献 | 第80-83页 |
攻读硕士学位期间主要的研究成果 | 第83-84页 |
致谢 | 第84页 |