摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-15页 |
1.1 研究背景及意义 | 第9页 |
1.2 国内外研究现状 | 第9-13页 |
1.2.1 并行双频结构 | 第9-10页 |
1.2.2 宽带双频结构 | 第10-11页 |
1.2.3 混合式双频结构 | 第11-12页 |
1.2.4 单通道双频结构 | 第12-13页 |
1.3 论文的主要研究内容和章节安排 | 第13-15页 |
第二章 共时正交双频结构设计与仿真 | 第15-31页 |
2.1 共时正交双频结构设计方案 | 第15-17页 |
2.1.1 共时双频结构 | 第15-16页 |
2.1.2 共时正交双频结构 | 第16-17页 |
2.2 共时正交双频结构原理 | 第17-20页 |
2.2.1 共时正交双频零中频收发原理 | 第18-19页 |
2.2.2 共时正交双频超外差收发原理 | 第19-20页 |
2.2.3 本节小结 | 第20页 |
2.3 基于ADS仿真环境的共时正交双频结构仿真与分析 | 第20-24页 |
2.3.1 共时正交双频结构仿真搭建 | 第20-21页 |
2.3.2 仿真结果与分析 | 第21-24页 |
2.4 双频接收机的功率检测设计 | 第24-29页 |
2.4.1 双频接收机功率检测方案的提出 | 第24-25页 |
2.4.2 双频接收机功率检测原理 | 第25-26页 |
2.4.3 双频接收机功率检测实现 | 第26-29页 |
2.5 本章小结 | 第29-31页 |
第三章 共时正交双频射频收发系统的设计与仿真 | 第31-49页 |
3.1 共时正交双频收发系统前端方案设计 | 第31-36页 |
3.1.1 收发系统指标分析 | 第31-35页 |
3.1.2 收发系统架构设计 | 第35-36页 |
3.2 共时正交发射前端链路预算与器件选型 | 第36-39页 |
3.2.1 发射前端链路预算 | 第36页 |
3.2.2 发射机器件选型与电路设计 | 第36-39页 |
3.3 共时正交接收前端链路预算与器件选型 | 第39-42页 |
3.3.1 接收前端链路预算 | 第39-40页 |
3.3.2 接收机器件选型与电路设计 | 第40-42页 |
3.4 共时正交收发机系统性能仿真 | 第42-48页 |
3.4.1 发射机整体性能仿真 | 第42-47页 |
3.4.2 接收机整体性能仿真 | 第47-48页 |
3.5 本章小结 | 第48-49页 |
第四章 共时正交双频收发系统硬件实现与性能测试 | 第49-65页 |
4.1 系统PCB硬件实现 | 第49-51页 |
4.1.1 发射通道PCB硬件实现 | 第49-50页 |
4.1.2 接收通道PCB硬件实现 | 第50页 |
4.1.3 控制模块设计 | 第50-51页 |
4.1.4 收发通道EMC设计 | 第51页 |
4.2 系统性能测试方案介绍 | 第51-52页 |
4.3 共时正交双频射频发射机性能测试 | 第52-58页 |
4.3.1 锁相环电路测试 | 第52-54页 |
4.3.2 发射EVM测试 | 第54-55页 |
4.3.3 发射ACPR测试 | 第55-57页 |
4.3.4 发射平坦度测试 | 第57-58页 |
4.4 共时正交双频射频接收机性能测试结果 | 第58-63页 |
4.4.1 接收EVM测试 | 第59-60页 |
4.4.2 接收平坦度测试 | 第60-61页 |
4.4.3 接收通道输出的IQ信号测试 | 第61-63页 |
4.5 本章小结 | 第63-65页 |
第五章 总结与展望 | 第65-67页 |
参考文献 | 第67-71页 |
致谢 | 第71页 |