一种跳扩通信系统接收机的捕获抗相位偏移技术的研究与FPGA实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-14页 |
1.1 课题背景 | 第8-10页 |
1.2 技术现状 | 第10-11页 |
1.3 课题目标与创新 | 第11-12页 |
1.3.1 课题目标 | 第11-12页 |
1.3.2 课题创新性 | 第12页 |
1.4 本文结构 | 第12-14页 |
第二章 跳扩通信系统原理及关键技术 | 第14-28页 |
2.1 跳扩频(DS/FH)通信原理 | 第14-19页 |
2.1.1 跳扩频通信的形式 | 第14-15页 |
2.1.2 扩频通信理论基础 | 第15-16页 |
2.1.3 直接序列扩频通信系统模型 | 第16-17页 |
2.1.4 跳频通信系统模型 | 第17-18页 |
2.1.5 跳扩频混合通信系统模型 | 第18-19页 |
2.2 关键技术 | 第19-26页 |
2.2.1 系统概述 | 第19-20页 |
2.2.2 伪随机码技术 | 第20-22页 |
2.2.3 信道编译码技术 | 第22-24页 |
2.2.4 短码引导长码捕获技术 | 第24页 |
2.2.5 频率合成技术 | 第24-25页 |
2.2.6 非周期码发生模块 | 第25-26页 |
2.3 本章小结 | 第26-28页 |
第三章 系统方案及算法 | 第28-50页 |
3.1 系统方案 | 第28-33页 |
3.1.1 跳扩接收机系统总体方案 | 第28-29页 |
3.1.2 射频前端链路预算 | 第29-31页 |
3.1.3 硬件频率方案 | 第31-32页 |
3.1.4 系统软件方案 | 第32-33页 |
3.2 捕获抗相位偏移技术 | 第33-49页 |
3.2.1 相位跳变 | 第33-38页 |
3.2.2 捕获方案 | 第38-41页 |
3.2.3 抗相位偏移技术核心及优化 | 第41-49页 |
3.3 本章小结 | 第49-50页 |
第四章 方案测试 | 第50-66页 |
4.1 前言 | 第50页 |
4.2 测试项目及测试结果 | 第50-64页 |
4.2.1 载波相位连续性测试 | 第50-52页 |
4.2.2 时钟精度和稳定度测试 | 第52-58页 |
4.2.3 板间传输信号上升沿测试 | 第58-61页 |
4.2.4 跳频与扩频路信号径延时测试 | 第61-63页 |
4.2.5 信号杂散测试 | 第63-64页 |
4.3 结论 | 第64-66页 |
第五章 系统成果 | 第66-74页 |
5.1 系统实物 | 第66-69页 |
5.2 性能测试 | 第69-74页 |
5.2.1 解跳 | 第69-71页 |
5.2.2 解扩 | 第71-72页 |
5.2.3 解调 | 第72-74页 |
第六章 总结与展望 | 第74-76页 |
6.1 总结 | 第74-75页 |
6.2 后续工作展望 | 第75-76页 |
参考文献 | 第76-80页 |
致谢 | 第80-82页 |
研究生阶段发表论文 | 第82页 |