摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-18页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 本课题的研究进展 | 第11-14页 |
1.2.1 自动测试设备与系统的发展 | 第11-13页 |
1.2.2 我国武器系统测试环节的现状 | 第13-14页 |
1.3 本文主要研究内容 | 第14-18页 |
1.3.1 主要研究内容与论文结构 | 第14-16页 |
1.3.2 研究方法和技术路线 | 第16-18页 |
第二章 关键技术研究 | 第18-28页 |
2.1 CPCI总线研究 | 第18-19页 |
2.1.1 CPCI总线的特性 | 第18-19页 |
2.1.2 CPCI总线的电气规范和机械结构 | 第19页 |
2.2 AVR单片机技术 | 第19-20页 |
2.3 FPGA设计相关技术 | 第20-23页 |
2.3.1 基于FPGA的层次化设计方法 | 第21页 |
2.3.2 基于FPGA的跨时钟域信号处理——亚稳态 | 第21-23页 |
2.4 通用串行通信介绍 | 第23-26页 |
2.4.1 UART协议 | 第23-24页 |
2.4.2 HDLC协议 | 第24-26页 |
2.5 CRC校验技术 | 第26-27页 |
2.5.1 CRC原理 | 第26-27页 |
2.5.2 CRC的硬件实现方法 | 第27页 |
2.6 小结 | 第27-28页 |
第三章 信号模拟器主机的需求分析和整体架构设计 | 第28-50页 |
3.1 课题需求简介 | 第28-33页 |
3.1.1 指挥控制中心通信需求 | 第29-30页 |
3.1.2 诱饵发射机通信需求 | 第30-31页 |
3.1.3 取力发电装置通信需求 | 第31-32页 |
3.1.4 天线/寻北装置通信需求 | 第32页 |
3.1.5 需求汇总 | 第32-33页 |
3.2 信号模拟器主机总体架构的设计 | 第33-48页 |
3.2.1 整体功能架构的设计 | 第33-41页 |
3.2.2 主机指令模拟功能工作流程的设计 | 第41-48页 |
3.3 小结 | 第48-50页 |
第四章 信号模拟器主机功能模块的设计与实现 | 第50-88页 |
4.1 CPCI架构主板的设计与实现 | 第50-54页 |
4.1.1 PCI桥接的设计 | 第50-52页 |
4.1.2 主板接口的扩展设计 | 第52-54页 |
4.2 指令输入处理与控制模块的设计 | 第54-60页 |
4.2.1 指令输入单元设计 | 第54-55页 |
4.2.2 指令处理与控制单元设计 | 第55-60页 |
4.3 通信扩展模块的设计 | 第60-77页 |
4.3.1 通信扩展模块总体架构 | 第61-62页 |
4.3.2 通信扩展模块硬件电路设计 | 第62-66页 |
4.3.3 通信扩展模块逻辑电路设计 | 第66-77页 |
4.4 上位机软件模块设计 | 第77-87页 |
4.4.1 需求分析 | 第77-79页 |
4.4.2 基本流程 | 第79-80页 |
4.4.3 各功能模块的设计 | 第80-87页 |
4.5 小结 | 第87-88页 |
第五章 测试与分析 | 第88-106页 |
5.1 板级功能性测试 | 第88-101页 |
5.1.1 指令输入处理与控制模块测试 | 第88-94页 |
5.1.2 通信扩展模块测试 | 第94-101页 |
5.2 整机测试 | 第101-104页 |
5.3 小结 | 第104-106页 |
第六章 结论与展望 | 第106-108页 |
参考文献 | 第108-112页 |
致谢 | 第112-114页 |
个人简历、在学期间发表的论文与研究成果 | 第114页 |