| 摘要 | 第4-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第10-19页 |
| 1.1 研究意义 | 第10页 |
| 1.2 频率综合器发展概况 | 第10-13页 |
| 1.3 混合频率综合器概述 | 第13-18页 |
| 1.4 本文主要内容 | 第18-19页 |
| 第二章 PLL+DDS环外混频混合频率综合器技术理论分析 | 第19-36页 |
| 2.1 锁相环频率综合器 | 第20-26页 |
| 2.1.1 锁相环原理 | 第20-23页 |
| 2.1.2 锁相环噪声分析 | 第23-26页 |
| 2.2 直接数字频率合成技术 | 第26-30页 |
| 2.2.1 直接数字频率合成器原理 | 第26-28页 |
| 2.2.2 直接数字频率合成器杂散分析 | 第28-30页 |
| 2.3 混频器 | 第30-32页 |
| 2.4 微带线带通滤波器 | 第32-35页 |
| 2.5 本章小结 | 第35-36页 |
| 第三章 PLL+DDS环外混频混合频率综合器设计实现 | 第36-60页 |
| 3.1 系统模块设计 | 第37-53页 |
| 3.1.1 锁相环电路设计 | 第38-44页 |
| 3.1.2 DDS电路设计 | 第44-47页 |
| 3.1.3 混频器电路设计 | 第47-49页 |
| 3.1.4 微带线带通滤波器设计 | 第49-53页 |
| 3.2 系统设计 | 第53-59页 |
| 3.3 本章小结 | 第59-60页 |
| 第四章 频率综合器测试分析 | 第60-75页 |
| 4.1 系统测试及分析 | 第60-67页 |
| 4.2 各级测试及分析 | 第67-73页 |
| 4.2.1 锁相环输出测试 | 第67-69页 |
| 4.2.2 DDS输出测试 | 第69-71页 |
| 4.2.3 混频后输出测试 | 第71-73页 |
| 4.3 本章小结 | 第73-75页 |
| 第五章 总结与展望 | 第75-78页 |
| 5.1 总结 | 第75-76页 |
| 5.2 展望 | 第76-78页 |
| 参考文献 | 第78-81页 |
| 致谢 | 第81页 |