电阻抗成像硬件系统的研究
学位论文的主要创新点 | 第3-4页 |
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-17页 |
1.1 电阻抗成像技术简介 | 第9页 |
1.2 研究背景及意义 | 第9-11页 |
1.3 国内外研究现状 | 第11-12页 |
1.4 EIT技术的应用 | 第12-14页 |
1.5 目前存在的问题 | 第14页 |
1.6 论文的主要研究内容及组织形式 | 第14-17页 |
第二章 EIT理论基础及系统设计方案 | 第17-27页 |
2.1 电阻抗成像基本原理 | 第17页 |
2.2 生物组织电特性 | 第17-18页 |
2.3 生物组织电阻抗模型 | 第18-19页 |
2.4 系统设计方案 | 第19-21页 |
2.5 系统主控器件及其设计方法 | 第21-27页 |
2.5.1 主控器件 | 第21-24页 |
2.5.1.1 电源和滤波电路 | 第22-23页 |
2.5.1.2 复位电路 | 第23页 |
2.5.1.3 晶振电路 | 第23-24页 |
2.5.1.4 SWD接口电路 | 第24页 |
2.5.2 FPGA设计的输入方法 | 第24-27页 |
第三章 EIT硬件系统激励源的实现 | 第27-43页 |
3.1 频率合成技术 | 第27-28页 |
3.1.1 直接频率合成 | 第28页 |
3.1.2 锁相频率合成 | 第28页 |
3.1.3 直接数字频率合成 | 第28页 |
3.2 DDS原理 | 第28-31页 |
3.3 EIT系统的信号发生器设计 | 第31-38页 |
3.3.1 频率控制字计算及传送模块 | 第31-33页 |
3.3.2 基于FPGA的DDS结构设计 | 第33-36页 |
3.3.3 DA转换电路 | 第36-38页 |
3.4 电压控制电流源 | 第38-43页 |
第四章 EIT数据测量及采集 | 第43-61页 |
4.1 电极系统与激励模式 | 第43-47页 |
4.1.1 电极系统 | 第43-44页 |
4.1.2 EIT硬件系统激励模式 | 第44-45页 |
4.1.3 多路模拟开关电路 | 第45-47页 |
4.2 信号的解调及数据传输 | 第47-61页 |
4.2.1 相敏解调技术 | 第48-52页 |
4.2.1.1 模拟解调技术 | 第48-51页 |
4.2.1.2 数字解调技术 | 第51-52页 |
4.2.2 AD转换电路 | 第52-54页 |
4.2.3 基于FPGA的正交序列解调器 | 第54-57页 |
4.2.4 解调数据的存储及读取 | 第57-58页 |
4.2.5 数据上传 | 第58-61页 |
第五章 系统性能测试 | 第61-69页 |
5.1 基于FPGA的正弦信号发生器波形测试 | 第61-63页 |
5.2 恒流源的测试 | 第63-65页 |
5.3 通道一致性测试 | 第65-67页 |
5.4 系统精度及信噪比测试 | 第67-69页 |
第六章 总结与展望 | 第69-71页 |
6.1 本文所做工作 | 第69页 |
6.2 研究展望 | 第69-71页 |
参考文献 | 第71-75页 |
发表论文和参加科研情况说明 | 第75-77页 |
致谢 | 第77页 |