摘要 | 第1-11页 |
ABSTRACT | 第11-14页 |
第1章 绪论 | 第14-29页 |
·量子通信研究背景 | 第15-18页 |
·传统密码学的发展历史 | 第15-17页 |
·量子信息与量子密码术 | 第17-18页 |
·量子通信的发展与研究现状 | 第18-22页 |
·星地量子通信与全球化广域量子通信网 | 第22-23页 |
·量子通信中的精密时间测量技术 | 第23-24页 |
·论文内容介绍 | 第24-25页 |
参考文献 | 第25-29页 |
第2章 量子通信对时间测量技术的需求 | 第29-52页 |
·量子通信对精密时间测量技术的需求 | 第30-44页 |
·量子密钥分配实验对时间测量的需求 | 第30-36页 |
·量子纠缠分发实验对时间测量的需求 | 第36-40页 |
·量子隐形传态实验对时间测量的需求 | 第40-41页 |
·系统时间精度与时间测量精度关系 | 第41-43页 |
·量子通信对时间测量技术需求总结 | 第43-44页 |
·量子通信中的时间同步技术与时间测量模块介绍 | 第44-49页 |
·量子通信中的时间同步技术 | 第44-48页 |
·量子通信实验中使用的时间测量模块 | 第48-49页 |
·小结 | 第49页 |
参考文献 | 第49-52页 |
第3章 精密时间测量技术概述 | 第52-67页 |
·精密时间测量技术路线与发展概况 | 第53-57页 |
·模拟方法 | 第54-55页 |
·数字方法 | 第55-57页 |
·基于FPGA的精密时间测量方法 | 第57-60页 |
·时钟分相TDC | 第58页 |
·游标卡尺TDC | 第58-59页 |
·延迟链内插TDC | 第59-60页 |
·小结 | 第60页 |
参考文献 | 第60-67页 |
第4章 基于FPGA的50 ps时间测量技术及量子通信实验验证 | 第67-102页 |
·基于Virtex4 FPGA进位链的时间数字转换器 | 第68-77页 |
·基于Virtex4 FPGA进位链的TDC结构设计 | 第68-72页 |
·基于Virtex4 FPGA进位链的TDC性能指标测试 | 第72-77页 |
·自由空间量子通信中的高精度时间同步系统 | 第77-81页 |
·高精度时间同步系统装置 | 第77-78页 |
·高精度时间同步系统同步方法 | 第78-80页 |
·同步系统自身同步精度测试结果 | 第80-81页 |
·自由空间量子通信通用量子电子学系统设计实现 | 第81-95页 |
·量子光电控制与数据获取(QOEA)单元 | 第84-90页 |
·量子中央处理(QCPU)单元 | 第90-92页 |
·其他相关电子学单元 | 第92-94页 |
·量子电子学系统测试结果 | 第94-95页 |
·近地面自由空间量子通信实验结果 | 第95-99页 |
·量子通信实验装置与实验流程 | 第95-97页 |
·量子通信实验结果 | 第97-99页 |
·小结 | 第99页 |
参考文献 | 第99-102页 |
第5章 空间量子密钥分配实验中的时间测量电路研究 | 第102-135页 |
·引言 | 第103-104页 |
·TDC-GP1芯片介绍 | 第104-105页 |
·基于TDC-GP1的时间测量方案研究 | 第105-110页 |
·TDC-GP1工作模式分析 | 第105-106页 |
·基于TDC-GP1和FPGA的时间测量方案提出 | 第106-107页 |
·FPGA-Start时钟方案 | 第107-108页 |
·FPGA-Stop时钟方案 | 第108-109页 |
·晶振Stop时钟方案 | 第109-110页 |
·TDC-GP1时间测量方案验证电路设计 | 第110-111页 |
·各种TDC方案验证测试结果 | 第111-124页 |
·GP1自身时间性能测试 | 第111-116页 |
·各种TDC测量方案性能测试 | 第116-123页 |
·TDC验证方案测试总结分析 | 第123-124页 |
·基于TDC-GP1的空间量子密钥分配载荷电子学系统 | 第124-132页 |
·空间量子密钥分配载荷电子学系统总体设计 | 第124-125页 |
·空间载荷中的时间测量电路设计 | 第125-129页 |
·电子学测试结果 | 第129-132页 |
·小结 | 第132页 |
参考文献 | 第132-135页 |
第6章 基于FPGA的皮秒级时间测量技术研究与实现 | 第135-174页 |
·未来星地量子纠缠分发实验对时间精度提出更高要求 | 第136-138页 |
·多链多次平均时间测量技术研究 | 第138-163页 |
·多链多次平均结构的提出 | 第138-140页 |
·多链多次平均结构TDC的实现 | 第140-142页 |
·多链多次平均TDC电路理论分析 | 第142-148页 |
·多链多次平均TDC电路模型仿真 | 第148-152页 |
·多链多次平均TDC电路测试 | 第152-162页 |
·相关讨论 | 第162-163页 |
·用于FPGA-TDC的快速胖树形编码电路 | 第163-171页 |
·胖树形编码电路结构与设计实现 | 第165-170页 |
·胖树形编码电路测试结果 | 第170-171页 |
·小结 | 第171页 |
参考文献 | 第171-174页 |
第7章 总结与展望 | 第174-177页 |
附录A 量子密钥分配实验中的系统时间精度公式推导 | 第177-180页 |
附录B 量子纠缠分发实验中的系统时间精度公式推导 | 第180-181页 |
致谢 | 第181-184页 |
在读期间发表的学术论文 | 第184页 |