监测接收机系统与远程更新实现研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第一章 绪论 | 第11-14页 |
| ·课题研究背景 | 第11页 |
| ·国内外发展现状 | 第11-12页 |
| ·本文工作及内容安排 | 第12-14页 |
| 第二章 硬件系统设计 | 第14-43页 |
| ·硬件系统总体结构 | 第14-15页 |
| ·射频前端 | 第15-20页 |
| ·射频前端参数 | 第15-19页 |
| ·射频前端接口电路 | 第19页 |
| ·射频前端通信协议 | 第19-20页 |
| ·GPS 授时模块 | 第20-22页 |
| ·GPS 模块参数 | 第21页 |
| ·GPS 模块接口电路 | 第21-22页 |
| ·A/D 变换及其器件选择 | 第22-25页 |
| ·ADC 采样率选择及中频频谱分析 | 第22-23页 |
| ·A/D 芯片选择 | 第23-24页 |
| ·A/D 硬件电路设计 | 第24-25页 |
| ·FPGA 及其外围电路设计 | 第25-30页 |
| ·FPGA 简介 | 第25页 |
| ·FPGA 供电及 IO 口分配 | 第25-26页 |
| ·FPGA 配置电路设计 | 第26-28页 |
| ·DDR2 电路设计 | 第28-30页 |
| ·DSP 及其外围电路设计 | 第30-34页 |
| ·DSP 配置电路 | 第30-32页 |
| ·DDR2 电路 | 第32-34页 |
| ·DSP 与 FPGA 通信接口设计 | 第34-37页 |
| ·GPIO 接口 | 第35-36页 |
| ·McBSP 接口 | 第36-37页 |
| ·网络接口设计 | 第37-39页 |
| ·系统电源、时钟设计 | 第39-41页 |
| ·时钟设计 | 第39-40页 |
| ·电源设计 | 第40-41页 |
| ·系统功耗分解 | 第41-43页 |
| 第三章 远程更新功能设计 | 第43-54页 |
| ·远程更新总体结构 | 第43-44页 |
| ·升级文件格式 | 第44-45页 |
| ·存储区域分配 | 第45-46页 |
| ·DSP 程序存储区 | 第45-46页 |
| ·FPGA 程序存储区 | 第46页 |
| ·程序更新过程 | 第46-51页 |
| ·工作站操作流程 | 第47-48页 |
| ·接收机终端操作流程 | 第48-50页 |
| ·底层程序配置机制 | 第50-51页 |
| ·程序加载过程 | 第51-54页 |
| ·加载过程总体流程 | 第51-52页 |
| ·DSP 程序加载 | 第52-54页 |
| 第四章 参数测量功能实现 | 第54-69页 |
| ·功率电平测量 | 第54-59页 |
| ·功率电平测量原理 | 第54-57页 |
| ·数据格式定义 | 第57-58页 |
| ·功率电平计算步骤 | 第58-59页 |
| ·功率电平测试结果 | 第59页 |
| ·频率测量 | 第59-63页 |
| ·频率测量算法原理 | 第59-61页 |
| ·数据格式定义 | 第61-62页 |
| ·频率测量计算步骤 | 第62-63页 |
| ·频率测量测试结果 | 第63页 |
| ·带宽测量 | 第63-69页 |
| ·带宽定义 | 第64-65页 |
| ·占用带宽计算 | 第65-66页 |
| ·xdB 带宽计算 | 第66-67页 |
| ·带宽测量结果 | 第67-69页 |
| 第五章 系统测试及分析 | 第69-79页 |
| ·系统测试平台介绍 | 第69页 |
| ·数字硬件板测试 | 第69-74页 |
| ·AD 有效位数测试 | 第70-72页 |
| ·DDR2 测试 | 第72-73页 |
| ·NOR-Flash 测试 | 第73页 |
| ·网络通信测试 | 第73-74页 |
| ·系统参数测试 | 第74-79页 |
| ·镜频抑制比测试 | 第74-75页 |
| ·三阶截点测试 | 第75-76页 |
| ·相位噪声测试 | 第76页 |
| ·频率测量精度测试 | 第76-77页 |
| ·电平测量精度测试 | 第77-78页 |
| ·全景扫描速度测试 | 第78-79页 |
| 第六章 总结 | 第79-81页 |
| ·本文总结 | 第79页 |
| ·后续工作 | 第79-81页 |
| 致谢 | 第81-82页 |
| 参考文献 | 第82-84页 |
| 在校期间研究成果 | 第84-85页 |