遥测数据记录器关键技术研究
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-17页 |
| ·研究背景及意义 | 第9-10页 |
| ·课题性质及来源 | 第10-11页 |
| ·国内外研究及发展趋势 | 第11-15页 |
| ·国外研究现状 | 第11-13页 |
| ·国内研究现状 | 第13-14页 |
| ·数据记录器的发展趋势 | 第14-15页 |
| ·本文主要研究内容 | 第15-17页 |
| 第2章 数据记录器方案设计 | 第17-27页 |
| ·数据记录器体系结构 | 第17页 |
| ·数据记录器工作模式 | 第17-19页 |
| ·单元测试模式 | 第18页 |
| ·装入试验模式 | 第18页 |
| ·飞行模式 | 第18页 |
| ·回收读数模式 | 第18-19页 |
| ·数据记录器工作状态 | 第19页 |
| ·采编器设计 | 第19-23页 |
| ·采编器硬件电路设计 | 第19-20页 |
| ·接口电路设计 | 第20-23页 |
| ·存储器设计 | 第23-26页 |
| ·存储介质概况 | 第24页 |
| ·存储介质选择 | 第24-25页 |
| ·存储器硬件设计 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 数据记录器采集、存储关键技术 | 第27-44页 |
| ·数据采集关键技术 | 第27-34页 |
| ·数据采集及下发链路的控制逻辑设计 | 第27-30页 |
| ·缓存 FIFO 设计技术 | 第30-34页 |
| ·存储器高速数据存储的设计技术 | 第34-42页 |
| ·FLASH 的无效块地址管理算法 | 第35-38页 |
| ·FLASH 的交替双平面块擦除 | 第38页 |
| ·FLASH 的高速存储逻辑设计 | 第38-42页 |
| ·电路的可测试性设计技术 | 第42-43页 |
| ·本章小结 | 第43-44页 |
| 第4章 记录器环网总线与信源编帧 | 第44-56页 |
| ·总线设计主要考虑的因素 | 第44-46页 |
| ·差分信号 | 第44-45页 |
| ·LVDS 驱动器接收器模型 | 第45-46页 |
| ·环网总线设计技术 | 第46-51页 |
| ·背板子系统模型 | 第46页 |
| ·环网总线原理 | 第46-49页 |
| ·环型拓扑及总线型拓扑 | 第49-51页 |
| ·信源编帧技术 | 第51-55页 |
| ·DYT 信源帧结构定义 | 第51-52页 |
| ·DYT 信源的编帧技术 | 第52-54页 |
| ·WD、LD 信源的编帧 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 第5章 记录器可靠性设计技术 | 第56-67页 |
| ·电路噪声分析 | 第56-62页 |
| ·器件引脚电感引起的轨道塌陷噪声 | 第56-58页 |
| ·返回电流及返回路径上噪声分析 | 第58-60页 |
| ·电路的降噪措施 | 第60-62页 |
| ·LD、WD 多路数据打包的可靠性设计技术 | 第62-63页 |
| ·二级缓存 FIFO 控制的可靠性设计 | 第63-64页 |
| ·存储器的可靠性设计 | 第64-66页 |
| ·数据存储的可靠性设计 | 第64页 |
| ·数据回收的可靠性设计 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 第6章 记录器测试及结果分析 | 第67-70页 |
| ·记录器调试 | 第67-68页 |
| ·记录器测试 | 第68-69页 |
| ·结果分析 | 第69页 |
| ·本章小结 | 第69-70页 |
| 结论及展望 | 第70-72页 |
| 附录 | 第72-75页 |
| 参考文献 | 第75-78页 |
| 硕士期间的主要工作及成果 | 第78-79页 |
| 致谢 | 第79页 |