应用于LNB系统的9-11G双模前置分频器的研究与设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题背景 | 第10-12页 |
| ·课题的提出与研究意义 | 第12-13页 |
| ·论文的主要内容与章节安排 | 第13-14页 |
| 第二章 锁相环原理与组成 | 第14-34页 |
| ·无线通讯与锁相环 | 第14-15页 |
| ·锁相环的构成与工作机制 | 第15-16页 |
| ·锁相环的各个模块 | 第16-20页 |
| ·压控振荡器 | 第16页 |
| ·鉴相器 | 第16-19页 |
| ·环路滤波器 | 第19-20页 |
| ·分频器 | 第20页 |
| ·锁相环的数学化模型 | 第20-25页 |
| ·电荷泵锁相环 | 第25-32页 |
| ·PLL 参数介绍 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 第三章 分频器综述 | 第34-41页 |
| ·Div by 2 分频器 | 第34-37页 |
| ·CML Buffer | 第37-38页 |
| ·Div-2/3 电路 | 第38-41页 |
| ·电路结构和分频原理 | 第38-39页 |
| ·级联 Div23 电路 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 PLL 中相关模块的设计 | 第41-47页 |
| ·Constant Gm 电流源 | 第41-42页 |
| ·Bandgap 带隙基准 | 第42-44页 |
| ·VtR 电压源 | 第44页 |
| ·LDO 稳压源 | 第44-46页 |
| ·本章小结 | 第46-47页 |
| 第五章 电路设计与仿真 | 第47-75页 |
| ·整体架构 | 第47页 |
| ·设计指标 | 第47-48页 |
| ·电路实现 | 第48-54页 |
| ·端口定义 | 第48-50页 |
| ·电路结构 | 第50-54页 |
| ·版图实现 | 第54-60页 |
| ·版图优化 | 第54-57页 |
| ·关键电路的版图 | 第57-60页 |
| ·电路仿真 | 第60-74页 |
| ·Testbench 及仿真设置 | 第60-61页 |
| ·电路仿真 SPEC 与结果 | 第61-74页 |
| ·本章小结 | 第74-75页 |
| 第六章 结束语 | 第75-77页 |
| ·主要工作与创新点 | 第75-76页 |
| ·后续研究工作 | 第76-77页 |
| 参考文献 | 第77-82页 |
| 致谢 | 第82-83页 |
| 攻读硕士学位期间已发表或录用的论文 | 第83-86页 |
| 附件 | 第86页 |