首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

多通道数据采集系统的研究与设计

摘要第1-5页
ABSTRACT第5-9页
第一章 引言第9-13页
   ·课题背景及意义第9-10页
   ·国际研究动态及现状第10-12页
   ·本文完成的主要工作及结构第12-13页
第二章 数据采集的基本理论第13-28页
   ·模数转换第13-14页
   ·采样和采样保持第14-18页
   ·过采样和带通采样第18-20页
   ·量化和编码第20-24页
     ·量化原理第20-21页
     ·量化误差第21-23页
       ·“只舍不入”量化第22页
       ·“有舍有入”量化第22-23页
     ·编码第23-24页
   ·高速ADC器件第24-27页
     ·ADC器件的性能指标第24-27页
       ·采样率和采样精度第24页
       ·量化信噪比第24-26页
       ·无杂散动态范围第26-27页
   ·小节第27-28页
第三章 基于时间交替的多路数据采集理论第28-38页
   ·时间交替的数据采集结构第28-29页
   ·基于时间交替采样序列的频谱分析第29-34页
     ·非均匀采样原理第29-31页
     ·失配误差作用下的采样序列的频谱推导第31-33页
     ·时间交替采样正弦信号的频谱分析第33-34页
   ·时间交替并行采样序列的频谱仿真实例第34-36页
   ·小结第36-38页
第四章 并行时间交替采样的误差测量与校正第38-62页
   ·频域误差测量算法研究第38-40页
   ·CORDIC算法第40-43页
     ·CORDIC算法原理第40-42页
     ·流水线结构的CORDIC实现第42-43页
   ·基于频域方法测量误差的算法仿真第43-45页
   ·时域误差测量算法研究第45-48页
   ·时域方法的改进第48-49页
   ·基于时域方法的算法仿真第49-53页
   ·FARROW滤波结构第53-57页
     ·FARROW滤波器的基本结构第54-55页
     ·系数对称的FARROW滤波器第55-57页
   ·系统校正仿真第57-61页
   ·小结第61-62页
第五章 并行时间交替采集系统的FPGA设计第62-80页
   ·系统硬件设计第62-65页
     ·硬件设计框图第62-63页
     ·FPGA器件选择第63-64页
     ·ADC芯片选择第64-65页
   ·系统FPGA软件设计第65-79页
     ·频域法软件设计结构框图第66-71页
       ·分相缓存模块的实现第66-67页
       ·FFT模块的实现第67-68页
       ·CORDIC模块的实现第68-69页
       ·控制模块的实现第69页
       ·系统顶层模块仿真第69-71页
     ·时域法软件设计结构框图第71-75页
       ·滤波模块设计仿真第72-73页
       ·迭代运算模块设计仿真第73-75页
     ·校正模块的实现第75-77页
       ·数据缓存单元的实现第75页
       ·小数滤波单元的实现第75-77页
     ·系统的FPGA仿真结果及分析第77-79页
   ·小结第79-80页
第六章 总结与展望第80-82页
致谢第82-83页
参考文献第83-86页
攻硕期间取得的研究成果第86页

论文共86页,点击 下载论文
上一篇:自适应基带数字预失真算法研究及FPGA实现
下一篇:基于FPGA的SATA硬盘访问控制技术的研究