集成保护中数据同步采集的研究与实现
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-11页 |
| 第一章 绪论 | 第11-15页 |
| ·课题研究的背景及意义 | 第11页 |
| ·国内外研究概况 | 第11-13页 |
| ·本文的主要工作和任务 | 第13-15页 |
| 第二章 集成保护新方案概述 | 第15-19页 |
| ·集成保护的概念及构成 | 第15-16页 |
| ·集成保护系统的优势 | 第16-19页 |
| 第三章 集成保护的数据同步采集系统设计 | 第19-45页 |
| ·集成保护的数据同步采集系统的基本组成 | 第19-20页 |
| ·GPS的应用 | 第20-28页 |
| ·数据采集的几种同步方法 | 第21-25页 |
| ·基于GPS的数据采集同步方法 | 第25-28页 |
| ·GPS与数字倍频相结合的方法 | 第28-32页 |
| ·频率波动对采样结果的影响 | 第28-30页 |
| ·数字倍频器的工作原理 | 第30-32页 |
| ·A/D转换器的选择与应用 | 第32-39页 |
| ·逐次逼近式A/D转换器 | 第32页 |
| ·电压频率转换器(VFC) | 第32-34页 |
| ·基于PWM的数据采集单元 | 第34-35页 |
| ·高速数据采集系统 | 第35-37页 |
| ·ADS8364相关电路设计 | 第37-39页 |
| ·FPGA的选择与应用 | 第39-45页 |
| ·FPGA简介 | 第40-41页 |
| ·FPGA与DSP的比较 | 第41-42页 |
| ·FPGA与CPLD的比较 | 第42-45页 |
| 第四章 可编程技术的应用 | 第45-59页 |
| ·EDA技术简介 | 第45-47页 |
| ·面向FPGA的开发流程 | 第47-50页 |
| ·设计输入 | 第48页 |
| ·综合 | 第48-49页 |
| ·布局布线(适配) | 第49页 |
| ·仿真 | 第49页 |
| ·下载和硬件测试 | 第49-50页 |
| ·Quartus II概述 | 第50-51页 |
| ·可编程逻辑基本设计原则 | 第51-53页 |
| ·面积和速度的平衡与互换原则 | 第51-52页 |
| ·硬件原则 | 第52页 |
| ·系统原则 | 第52页 |
| ·同步设计原则 | 第52-53页 |
| ·数字倍频器的可编程设计 | 第53-54页 |
| ·采样控制模块的可编程设计 | 第54-56页 |
| ·存储空间的集成 | 第56-59页 |
| 第五章 仿真分析与硬件测试 | 第59-69页 |
| ·数字倍频器仿真分析 | 第59-61页 |
| ·采样控制模块仿真分析 | 第61-62页 |
| ·LPM_RAM宏模块的定制 | 第62-66页 |
| ·硬件测试 | 第66-69页 |
| 第六章 实验结果与误差分析 | 第69-73页 |
| ·集成保护的数据同步采集系统的精度测量实验 | 第69-71页 |
| ·实验设备 | 第69-70页 |
| ·实验结果及分析 | 第70-71页 |
| ·误差来源分析 | 第71-73页 |
| ·同步脉冲系统误差分析 | 第71-72页 |
| ·信号传输与测量系统误差分析 | 第72-73页 |
| 第七章 结论与展望 | 第73-75页 |
| ·结论 | 第73页 |
| ·展望 | 第73-75页 |
| 参考文献 | 第75-77页 |
| 附录A | 第77-79页 |
| 附录B | 第79-81页 |
| 附录C | 第81-85页 |
| 作者简历 | 第85-89页 |
| 学位论文数据集 | 第89页 |