| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 引言 | 第8-11页 |
| ·课题意义及来源 | 第8页 |
| ·国内外相关课题的发展趋势 | 第8-9页 |
| ·课题的任务及本文的结构安排 | 第9-11页 |
| 第二章 总体方案设计 | 第11-19页 |
| ·需求分析 | 第11-16页 |
| ·整体框架的构思 | 第16-17页 |
| ·单元电路设计方案 | 第17页 |
| ·逻辑控制电路设计方案 | 第17-19页 |
| 第三章 中频信号处理模块单元电路的设计 | 第19-46页 |
| ·信号调理通道的设计 | 第19-25页 |
| ·匹配网络的设计 | 第19-22页 |
| ·滤波网络的设计 | 第22-23页 |
| ·放大电路的设计 | 第23-25页 |
| ·模数转换电路的设计 | 第25-27页 |
| ·时钟电路的设计 | 第27-28页 |
| ·电源模块的设计 | 第28-29页 |
| ·数据存储电路的设计 | 第29-36页 |
| ·芯片的选型 | 第29-31页 |
| ·DDR SDRAM 的基本工作原理 | 第31-33页 |
| ·DDR SDRAM 实际电路介绍 | 第33-36页 |
| ·CPCI 接口电路的设计 | 第36-46页 |
| ·CPCI 接口技术简介 | 第36-38页 |
| ·CPCI 总线相关操作介绍 | 第38-42页 |
| ·专用接口芯片PC19054 介绍 | 第42-46页 |
| 第四章 中频信号处理模块逻辑控制电路的设计 | 第46-65页 |
| ·地址译码电路的设计 | 第46-48页 |
| ·DDR SDRAM 控制器的设计 | 第48-59页 |
| ·DDR SDRAM 状态介绍 | 第49-52页 |
| ·DDR SDRAM 初始化模块设计 | 第52-54页 |
| ·DDR SDRAM 主控制模块及外部刷新模块的设计 | 第54-58页 |
| ·地址及命令产生模块设计 | 第58-59页 |
| ·数据通道模块的设计 | 第59-62页 |
| ·模块的结构及布局布线设计 | 第62-65页 |
| 第五章 硬件调试与测试 | 第65-71页 |
| ·中频信号处理模块的调试 | 第65-67页 |
| ·实验结果及分析 | 第67-71页 |
| ·模拟通道的调试 | 第67-68页 |
| ·DDR SDRAM 的调试 | 第68-69页 |
| ·接口的调试 | 第69-71页 |
| 第六章 结论 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-74页 |
| 攻硕期间取得的成果 | 第74-75页 |
| 附录 | 第75-77页 |