基于FPGA的DDS信号源的设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-14页 |
| ·频率合成器的发展情况 | 第9-12页 |
| ·实现DDS的几种方案 | 第12-13页 |
| ·采用高性能的DDS单片电路解决方案 | 第12页 |
| ·自行设计基于可编程器件的解决方案 | 第12-13页 |
| ·本课题的研究意义 | 第13-14页 |
| 第2章 利用可编程器件实现DDS的关键技术 | 第14-29页 |
| ·DDS相关技术 | 第14-19页 |
| ·DDS的基本原理 | 第15-16页 |
| ·DDS的结构 | 第16-18页 |
| ·DDS的主要性能 | 第18-19页 |
| ·可编程器件相关技术 | 第19-29页 |
| ·可编程器件(PLD)的发展历程 | 第19-21页 |
| ·FPGA、CPLD概述 | 第21-22页 |
| ·Cyclone系列介绍 | 第22-23页 |
| ·VHDL硬件描述语言介绍 | 第23-25页 |
| ·FPGA的设计流程 | 第25-29页 |
| 第3章 基于FPGA的DDS信号源实现 | 第29-44页 |
| ·Quartus Ⅱ概述 | 第29-31页 |
| ·DDS主体部分设计 | 第31-38页 |
| ·同步寄存器 | 第32页 |
| ·加法器 | 第32-33页 |
| ·波形存储器 | 第33-36页 |
| ·合并 | 第36-38页 |
| ·辅助部分设计 | 第38-41页 |
| ·锁相环倍频模块 | 第38页 |
| ·与单片机的接口 | 第38-41页 |
| ·顶层设计及仿真结果 | 第41-42页 |
| ·设计结果报告 | 第42-44页 |
| 第4章 外围电路设计 | 第44-52页 |
| ·Cyclone器件的配置电路设计 | 第44-46页 |
| ·时钟产生电路 | 第46页 |
| ·D/A转换器 | 第46-48页 |
| ·滤波器 | 第48-49页 |
| ·单片机控制部分 | 第49-52页 |
| 第5章 系统的噪声分析 | 第52-64页 |
| ·相位噪声的概念 | 第52-53页 |
| ·理想DDS的频谱分析 | 第53-56页 |
| ·相位截断产生的杂散 | 第56-58页 |
| ·幅度量化产生的杂散 | 第58-59页 |
| ·DAC转换误差带来的杂散 | 第59-62页 |
| ·其他噪声源带来的杂散 | 第62页 |
| ·DDS频谱杂散的抑制 | 第62-64页 |
| 第6章 系统实现及测试 | 第64-69页 |
| ·系统设计实现 | 第64-66页 |
| ·测量结果 | 第66-69页 |
| 第7章 总结与展望 | 第69-71页 |
| ·总结 | 第69页 |
| ·展望 | 第69-71页 |
| 参考文献 | 第71-73页 |
| 致谢 | 第73-74页 |
| 攻读学位期间发表的学术论文 | 第74页 |