第一章 绪论 | 第1-14页 |
·课题提出背景及意义 | 第10-11页 |
·∑-△ADC的优势及发展现状 | 第11-12页 |
·本文的主要工作及内容安排 | 第12-14页 |
第二章 ∑-△ADC的基本概念 | 第14-36页 |
·模数转换器的基本概念 | 第14-17页 |
·模数转换器的基本结构 | 第14-16页 |
·量化误差 | 第16-17页 |
·∑-△模数转换器的基本概念 | 第17-22页 |
·∑-△ADC的性能参数 | 第18-19页 |
·∑-△ADC的关键技术 | 第19-22页 |
·∑-△调制器的基本结构 | 第22-34页 |
·△调制器的基本概念 | 第22-24页 |
·∑-△调制器的基本概念 | 第24页 |
·一阶∑-△调制器的结构 | 第24-28页 |
·二阶∑-△调制器的结构 | 第28-29页 |
·高阶单环∑-△调制器的结构 | 第29-31页 |
·MASH结构的∑-△调制器 | 第31-33页 |
·多位量化∑-△调制器 | 第33-34页 |
·降采样滤波器的基本概念 | 第34-35页 |
·本章小结 | 第35-36页 |
第三章 调制器的系统级设计 | 第36-60页 |
·调制器的拓扑结构及参数确定 | 第36-41页 |
·过采样率的确定 | 第36-37页 |
·调制器阶数的确定 | 第37页 |
·拓扑结构的确定 | 第37-41页 |
·多位量化器的非线性分析及动态元件匹配(DEM)技术 | 第41-47页 |
·多位量化器的非线性分析 | 第41页 |
·动态元件匹配(DEM)技术 | 第41-43页 |
·数据权重平均(DWA)技术 | 第43-47页 |
·开关电容积分器中的非理想因素 | 第47-54页 |
·理想开关电容积分器的分析 | 第47-48页 |
·运算放大器有限增益的影响 | 第48-49页 |
·运算放大器有限带宽的影响 | 第49-51页 |
·运算放大器有限压摆率的影响 | 第51-53页 |
·电容不匹配的影响 | 第53-54页 |
·比较器中的非理想因素 | 第54页 |
·电路噪声的影响 | 第54-56页 |
·器件噪声 | 第55页 |
·采样噪声 | 第55-56页 |
·开关非理想因素的影响 | 第56-58页 |
·开关的三种误差机制 | 第56-57页 |
·开关非零导通电阻 | 第57-58页 |
·时钟抖动的影响 | 第58页 |
·本章小结 | 第58-60页 |
第四章 级联调制器的电路级设计 | 第60-82页 |
·开关电容积分器的设计 | 第60-71页 |
·概述 | 第60-61页 |
·积分结构原理 | 第61-63页 |
·运算放大器的设计 | 第63-71页 |
·比较器的设计 | 第71-76页 |
·量化器的设计 | 第76-78页 |
·时钟电路的设计 | 第78-80页 |
·子调制器的仿真 | 第80-81页 |
·本章小结 | 第81-82页 |
第五章 总结与展望 | 第82-84页 |
参考文献 | 第84-90页 |
致谢 | 第90页 |