第一章 绪 论 | 第1-21页 |
·电视的发展过程 | 第9-13页 |
·MPEG标准介绍[3 | 第13-16页 |
·ASIC、FPGA和DSP | 第16-18页 |
·本论文的工作、创新与组织结构 | 第18-21页 |
第二章 HDTV视频解码芯片开发平台的研制 | 第21-46页 |
·系统硬件 | 第-109-42页 |
·系统控制部分 | 第22-38页 |
·RC32334的技术特点[14] | 第22-24页 |
·RC32334的地址空间 | 第24-32页 |
(1) A,B,C,D空间(0000_0000~0FFF_FFFF) | 第25-27页 |
(2) E,F,H,I空间(1000_0000~17FF_FFFF,1C00_0000~2000_ | 第27-30页 |
(3) G空间(1800_0000~1BFF_FFFF) | 第30-31页 |
(4) J,K空间(4000_0000~7FFF_FFFF) | 第31-32页 |
·存储器管理单元(MMU) | 第32-35页 |
·Cache系统 | 第35-36页 |
·DMA控制器 | 第36-37页 |
·中断的处理 | 第37-38页 |
·信源解码部分 | 第38-42页 |
·解复用部分 | 第38-40页 |
·音频解码部分 | 第40-41页 |
·系统时钟恢复和音视频同步 | 第41-42页 |
·系统软件[27 | 第42-44页 |
·小结 | 第44-46页 |
第三章 DSP介绍 | 第46-51页 |
·DSP的产生和发展[29 | 第46-48页 |
·DSP的主要特点[31] | 第48-51页 |
第四章 音视频编码算法介绍 | 第51-78页 |
·视频编码算法与标准简述 | 第51-65页 |
·视频编码基本算法[51] | 第51-53页 |
·MPEG-2算法介绍 | 第53-61页 |
·语法语义以及编码的组织情况。 | 第54-57页 |
·解码过程描述 | 第57-61页 |
·MPEG-4 算法描述 | 第61-65页 |
·音频算法与标准介绍 | 第65-78页 |
·音频算法与标准的发展[71] | 第65-68页 |
·心理声学模型[92 | 第68-72页 |
·MPEG-4 AAC算法描述[99]- | 第72-78页 |
第五章 基于Trimedia 1300实现MPEG-4音视频解码 | 第78-98页 |
·Trimedia TM-1300介绍[102] | 第78-80页 |
·MPEG-4 Video SP解码的实现 | 第80-90页 |
·解码流程 | 第80-85页 |
·优化方法 | 第85-90页 |
·MPEG-4 AAC LC解码的实现 | 第90-97页 |
·小结 | 第97-98页 |
第六章 基于TMS320C64xx实现高清晰度视频解码的优化仿真 | 第98-130页 |
·TMS320C64xx硬件结构介绍[102]- | 第98-106页 |
·TMS320C64xx的DSP内核 | 第99-103页 |
·TMS320C64xx的片内存储器 | 第103页 |
·TMS320C64xx的周边设备 | 第103-105页 |
·数字媒体处理器-TMS320DM642简介 | 第105-106页 |
·TMS320C64xx 软件优化方法介绍 | 第106-114页 |
·TMS320C6000的软件集成开发环境和开发工具介绍 | 第106-109页 |
·TMS320C64的软件开发过程与优化方法 | 第109-114页 |
·针对MPEG-2视频解码的优化 | 第114-128页 |
·优化过程简述 | 第114-116页 |
·变长解码的迭代间隔编排表。 | 第116-121页 |
·IDCT的汇编优化 | 第121-126页 |
·运动补偿的汇编优化 | 第126-128页 |
·小结 | 第128-130页 |
第七章 结束语 | 第130-132页 |
参考文献 | 第132-140页 |
攻读博士学位期间发表论文、参加科研项目及获奖情况 | 第140-141页 |
致 谢 | 第141页 |