面向多核处理器的嵌入式操作系统研究--基于Blackfin561与μCLinux
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 引言 | 第10-13页 |
·现状 | 第10页 |
·待解决的问题 | 第10-11页 |
·论文目标 | 第11-12页 |
·本文结构 | 第12-13页 |
第二章 硬件体系结构 | 第13-19页 |
·BF561-EZKIT 评估板 | 第13-14页 |
·核心架构 | 第14-15页 |
·存储器架构 | 第15-17页 |
·事件处理 | 第17-18页 |
·外部总线接口单元(EBIU) | 第18页 |
·小结 | 第18-19页 |
第三章 启动与中断 | 第19-36页 |
·BF561 的中断硬件 | 第19-24页 |
·概况 | 第19-20页 |
·系统中断过程 | 第20-22页 |
·系统设备中断 | 第22-23页 |
·事件向量表(EVT) | 第23-24页 |
·B 核引导过程 | 第24-28页 |
·B 核的启动 | 第24-25页 |
·B 核的初始化 | 第25-28页 |
·处理器间中断(IPI) | 第28-33页 |
·IPI 相关的数据结构 | 第28-29页 |
·IPI 的中断服务函数 | 第29-32页 |
·触发IPI | 第32-33页 |
·时钟中断 | 第33-35页 |
·安装时钟中断处理函数 | 第33-34页 |
·时钟中断处理函数 | 第34-35页 |
·小结 | 第35-36页 |
第四章 内存与 cache | 第36-54页 |
·内存管理概述 | 第36-37页 |
·cache 硬件简介 | 第37-42页 |
·cache 硬件 | 第37-40页 |
·CPLB 硬件 | 第40-42页 |
·启用 cache 和 CPLB | 第42-46页 |
·CPLB 的切换 | 第46-50页 |
·cache 一致性 | 第50-52页 |
·cache 环境下的原子操作 | 第52页 |
·小结 | 第52-54页 |
第五章 测试与分析 | 第54-72页 |
·并行计算评价指标 | 第54-56页 |
·圆周率 pi 求解算法 | 第56-62页 |
·求解pi 的历史 | 第56-58页 |
·BBP 公式及其算法 | 第58-62页 |
·BBP 算法的并行化 | 第62-67页 |
·总体结构 | 第62-63页 |
·控制与通信 | 第63-65页 |
·数据结构与流程 | 第65-67页 |
·测试结果 | 第67-70页 |
·小结 | 第70-72页 |
第六章 总结 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
攻硕期间取得的研究成果 | 第77-78页 |