EVDO系统前向链路帧同步算法的研究与实现
摘要 | 第1-7页 |
ABSTRACT | 第7-10页 |
第一章 绪论 | 第10-16页 |
·项目来源与研究意义 | 第10页 |
·本课题的重点和难点 | 第10-11页 |
·移动通信技术的发展 | 第11-13页 |
·CDMA2000 的发展历程 | 第13-15页 |
·论文的内容安排 | 第15-16页 |
第二章 EVDO 系统与结构 | 第16-30页 |
·EVDO 系统的特点 | 第16-17页 |
·EVDO 系统的网络结构 | 第17-18页 |
·EVDO 系统的反向链路 | 第18-19页 |
·EVDO 系统的前向链路和主要信道 | 第19-28页 |
·前向链路物理层结构 | 第19-21页 |
·导频信道 | 第21-22页 |
·MAC 信道 | 第22-23页 |
·业务信道 | 第23-25页 |
·控制信道 | 第25-28页 |
·本章小结 | 第28-30页 |
第三章 EVDO 前向链路帧同步算法 | 第30-48页 |
·EVDO 系统的同步 | 第30页 |
·帧同步算法 | 第30-38页 |
·算法流程 | 第30-31页 |
·half-slot 同步 | 第31页 |
·短码解扰 | 第31页 |
·控制信道Preamble 搜索 | 第31-32页 |
·信道估计与补偿 | 第32-33页 |
·判断控制信道速率 | 第33页 |
·数据解扩 | 第33-34页 |
·解调制 | 第34-35页 |
·解交织 | 第35-36页 |
·解长码加扰 | 第36页 |
·Turbo 码译码 | 第36-38页 |
·算法仿真与分析 | 第38-40页 |
·算法改进与仿真 | 第40-47页 |
·本章小结 | 第47-48页 |
第四章 帧同步算法在DSP 上的实现 | 第48-60页 |
·系统的硬件架构 | 第48-53页 |
·硬件整体框架 | 第48-49页 |
·芯片TM5320C6455 的介绍 | 第49-50页 |
·DSP 开发环境的介绍 | 第50-53页 |
·系统的软件架构 | 第53-55页 |
·DSP 软件整体框架 | 第53页 |
·任务间同步与通信 | 第53-54页 |
·DSP 和FPGA 之间的通信接口设计 | 第54-55页 |
·峰值信息的处理 | 第55页 |
·基站扫描任务 | 第55-57页 |
·帧同步模块 | 第57-59页 |
·模块概述 | 第57-59页 |
·峰值跟踪 | 第59页 |
·本章小结 | 第59-60页 |
结论 | 第60-62页 |
1. 本项目的研究价值 | 第60页 |
2. 课题研究总结 | 第60页 |
3. 创新性成果 | 第60-61页 |
4. 未来工作展望 | 第61-62页 |
参考文献 | 第62-65页 |
攻读硕士学位期间取得的研究成果 | 第65-66页 |
致谢 | 第66页 |