基于阻变存储器的神经网络电路设计
摘要 | 第3-4页 |
abstract | 第4-5页 |
第1章 绪论 | 第8-16页 |
1.1 阻变存储器概述 | 第8-11页 |
1.2 神经网络电路研究进展 | 第11-12页 |
1.3 基于阻变存储器的神经网络电路研究进展 | 第12-15页 |
1.4 本文主要研究内容及各章节安排 | 第15-16页 |
第2章 基于RRAM的双层神经网络算法及阵列 | 第16-25页 |
2.1 手写数字识别算法 | 第16-17页 |
2.2 RRAM阵列设计 | 第17-21页 |
2.2.1 阵列原理图设计 | 第17-20页 |
2.2.2 阵列版图设计 | 第20-21页 |
2.3 针对RRAM器件的算法改进 | 第21-23页 |
2.4 本章小结 | 第23-25页 |
第3章 神经网络正向传播算法及电路设计 | 第25-46页 |
3.1 神经突触电路设计 | 第25-30页 |
3.1.1 RRAM阵列控制 | 第25-26页 |
3.1.2 数据和地址输入与输出 | 第26-28页 |
3.1.3 阵列不同模式下的操作电压 | 第28-30页 |
3.2 神经元电路设计 | 第30-41页 |
3.2.1 积分电路设计 | 第31-35页 |
3.2.2 激活函数电路设计 | 第35-41页 |
3.3 网络输出信号的处理 | 第41-45页 |
3.4 本章小结 | 第45-46页 |
第4章 神经网络误差反向传播算法及电路 | 第46-56页 |
4.1 误差求解电路 | 第46-48页 |
4.2 反向传播电路 | 第48-52页 |
4.2.1 反向积分电路设计 | 第48-50页 |
4.2.2 反向积分输入信号的控制 | 第50-52页 |
4.3 权重矩阵更新电路 | 第52-55页 |
4.4 本章小节 | 第55-56页 |
第5章 整体版图设计及测试系统搭建 | 第56-63页 |
5.1 整体版图设计 | 第56-57页 |
5.2 芯片封装 | 第57-58页 |
5.3 硬件测试系统 | 第58-61页 |
5.4 芯片测试结果 | 第61-62页 |
5.5 本章小节 | 第62-63页 |
第6章 总结 | 第63-65页 |
参考文献 | 第65-67页 |
致谢 | 第67-69页 |
个人简历、在学期间发表的学术论文与研究成果 | 第69页 |