应用于存储服务器接口的信号完整性设计
摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第9-12页 |
1.1 研究背景及意义 | 第9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文研究内容及设计指标 | 第10-11页 |
1.3.1 主要内容 | 第10页 |
1.3.2 设计要求和指标 | 第10-11页 |
1.4 论文组织结构与内容 | 第11-12页 |
第二章 存储服务器基础和信号完整性原理 | 第12-29页 |
2.1 存储服务器概述 | 第12-15页 |
2.1.1 服务器简介 | 第12页 |
2.1.2 服务器的主要结构类型 | 第12页 |
2.1.3 塔式服务器 | 第12-13页 |
2.1.4 机架式服务器 | 第13-14页 |
2.1.5 刀片式服务器 | 第14-15页 |
2.2 信号完整性基础原理概述 | 第15页 |
2.3 存储服务器接口设计中面临的信号完整性问题 | 第15-19页 |
2.3.1 码间干扰(ISI) | 第16-17页 |
2.3.2 反射 | 第17-18页 |
2.3.3 串扰(Crosstalk) | 第18-19页 |
2.3.4 信号损耗 | 第19页 |
2.4 应用于存储服务器中的高速接口技术 | 第19-27页 |
2.4.1 DDR4接口信号完整性设计新技术 | 第19-24页 |
2.4.2 SAS技术简介和技术优势 | 第24-25页 |
2.4.3 SAS3.0接口信号完整性设计要求 | 第25-27页 |
2.5 本章小结 | 第27-29页 |
第三章 存储服务器接口信号完整性设计和仿真 | 第29-59页 |
3.1 存储服务器架构方案选择 | 第29-30页 |
3.2 PCB叠层设计和PCB材料选择 | 第30-31页 |
3.3 信号完整性仿真建模 | 第31-34页 |
3.3.1 过孔信号完整性建模 | 第31-32页 |
3.3.2 传输线信号完整性建模 | 第32-34页 |
3.4 存储服务器接口信号完整性仿真 | 第34-51页 |
3.4.1 DDR4接口信号完整性仿真方法 | 第34-37页 |
3.4.2 DDR4接口信号完整性仿真 | 第37-44页 |
3.4.3 SAS 3.0接口信号完整性仿真 | 第44-50页 |
3.4.4 设计指标和仿真结果对比 | 第50-51页 |
3.5 PCB版图设计 | 第51-56页 |
3.5.1 DDR4接口PCB版图设计 | 第51-54页 |
3.5.2 SAS 3.0接口PCB版图设计 | 第54-56页 |
3.6 产品实物图 | 第56-57页 |
3.7 本章小结 | 第57-59页 |
第四章 信号完整性测试验证 | 第59-67页 |
4.1 DDR4接口信号完整性测试验证 | 第59-61页 |
4.2 SAS 3.0接口信号完整性测试验证 | 第61-65页 |
4.3 本章小结 | 第65-67页 |
第五章 总结与展望 | 第67-68页 |
5.1 总结 | 第67页 |
5.2 展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
作者简介 | 第71页 |