用于包络跟踪功放的线性化技术研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 课题研究的背景及意义 | 第10页 |
1.2 包络跟踪功放线性化技术的发展和研究动态 | 第10-13页 |
1.3 本文主要工作及内容安排 | 第13-14页 |
第二章 包络跟踪功放的特性 | 第14-28页 |
2.1 包络跟踪功放的基本结构 | 第14-15页 |
2.2 固定偏置功率放大器的行为特性 | 第15-18页 |
2.2.1 固定偏置功率放大器的非线性特性 | 第15-16页 |
2.2.2 固定偏置功率放大器的记忆效应 | 第16-17页 |
2.2.3 漏极偏置对功率放大器的影响 | 第17-18页 |
2.3 包络放大器的特性 | 第18-23页 |
2.3.1 包络放大器的结构 | 第18-19页 |
2.3.2 包络成形设计方法 | 第19-20页 |
2.3.3 包络带宽降低方法 | 第20-23页 |
2.4 包络跟踪功放的特性 | 第23-27页 |
2.4.1 延时对包络跟踪功放的影响及补偿 | 第23-25页 |
2.4.2 最小漏极偏置电压对包络跟踪功放的影响 | 第25-26页 |
2.4.3 包络带宽对包络跟踪功放的影响 | 第26-27页 |
2.5 本章小结 | 第27-28页 |
第三章 基于FPGA的数字预失真设计 | 第28-53页 |
3.1 数字预失真的实现结构 | 第28页 |
3.2 数字预失真实现的关键技术 | 第28-33页 |
3.2.1 有限字长效应 | 第29-30页 |
3.2.2 查找表技术 | 第30-32页 |
3.2.3 Cordic算法 | 第32-33页 |
3.3 信道均衡 | 第33-41页 |
3.3.1 DACs的分析和补偿 | 第33-35页 |
3.3.2 重构滤波器的分析和补偿 | 第35-38页 |
3.3.3 正交调制器的分析和补偿 | 第38-41页 |
3.4 延时对准 | 第41-42页 |
3.5 数字预失真原理 | 第42-43页 |
3.6 功放的行为模型 | 第43-47页 |
3.6.1 无记忆功放行为模型 | 第43-45页 |
3.6.2 有记忆功放行为模型 | 第45-47页 |
3.7 行为模型的辨识算法 | 第47-48页 |
3.8 数字预失真的验证 | 第48-52页 |
3.8.1 数字预失真的验证平台 | 第48-50页 |
3.8.2 双音信号测试 | 第50-52页 |
3.9 本章小结 | 第52-53页 |
第四章 包络跟踪功放的预失真技术 | 第53-69页 |
4.1 包络跟踪功放模型 | 第53-57页 |
4.1.1 双输入功放结构 | 第53-55页 |
4.1.2 包络跟踪功放的设计方法 | 第55-57页 |
4.2 基于矢量分解的预失真方法 | 第57-59页 |
4.3 联合仿真平台的构建 | 第59-61页 |
4.4 仿真验证 | 第61-68页 |
4.4.1 双音信号测试 | 第62-66页 |
4.4.2 WCDMA信号测试 | 第66-68页 |
4.5 本章小结 | 第68-69页 |
第五章 总结与展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-76页 |
攻硕期间取得的研究成果 | 第76-77页 |