摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-9页 |
1.1 课题的目标与意义 | 第7页 |
1.2 国内外研究现状 | 第7-8页 |
1.3 论文的结构安排 | 第8-9页 |
第二章 高速模数转换器结构介绍 | 第9-15页 |
2.1 模数转换器的结构介绍 | 第9-12页 |
2.2 模数转换器的性能参数 | 第12-14页 |
2.3 小结 | 第14-15页 |
第三章 流水线ADC的工作原理和误差分析 | 第15-29页 |
3.1 流水线ADC的结构和工作原理 | 第15-18页 |
3.1.1 流水线ADC的工作原理 | 第15-16页 |
3.1.2 1.5bit/stage流水线ADC工作原理 | 第16-18页 |
3.2 流水线ADC的系统误差及数字校正技术 | 第18-28页 |
3.2.1 热噪声 | 第18-20页 |
3.2.2 电荷注入及时钟馈通效应 | 第20-21页 |
3.2.3 MOS开关管导通电阻非线性 | 第21-22页 |
3.2.4 运算放大器的增益误差和非线性误差 | 第22-24页 |
3.2.5 失配误差 | 第24-25页 |
3.2.6 比较器失调 | 第25-26页 |
3.2.7 数字校正(冗余位校正技术) | 第26-28页 |
3.3 小结 | 第28-29页 |
第四章 14bit 250MSPS流水线ADC关键电路模块设计 | 第29-55页 |
4.1 14bit 250MSPS流水线模数转化器的系统结构 | 第29-31页 |
4.2 MDAC电路 | 第31-41页 |
4.2.1 运算放大器的设计 | 第35-40页 |
4.2.2 栅压自举开关 | 第40-41页 |
4.3 高速动态比较器 | 第41-46页 |
4.4 基准电压源的设计 | 第46-49页 |
4.5 前台数字校准(Offline数字校准) | 第49-53页 |
4.6 小结 | 第53-55页 |
第五章 系统整体仿真及版图的实现 | 第55-65页 |
5.1 流水线ADC的整体仿真 | 第55-56页 |
5.2 版图实现基本原则 | 第56-60页 |
5.2.1 匹配性设计 | 第57-58页 |
5.2.2 耦合效应 | 第58-59页 |
5.2.3 寄生参数 | 第59-60页 |
5.3 失效机制 | 第60页 |
5.4 关键电路及整体芯片版图 | 第60-62页 |
5.5 小结 | 第62-65页 |
第六章 总结与展望 | 第65-67页 |
6.1 总结 | 第65页 |
6.2 展望 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-73页 |
研究成果 | 第73-74页 |