基于FPGA的JPEG压缩系统的设计与开发
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-14页 |
| ·课题研究背景 | 第8-12页 |
| ·本文研究内容 | 第12-14页 |
| ·本文研究内容 | 第12页 |
| ·论文章节安排 | 第12-14页 |
| 2 开发环境介绍 | 第14-22页 |
| ·FPGA简介 | 第14-15页 |
| ·FPGA技术的发展历史介绍 | 第14页 |
| ·FPGA结构 | 第14-15页 |
| ·FPGA的设计方法和流程 | 第15-17页 |
| ·TOP-DOWN设计方法 | 第15-16页 |
| ·FPGA开发流程 | 第16-17页 |
| ·课题的软件开发环境 | 第17-18页 |
| ·系统设计方案 | 第18-19页 |
| ·算法设计 | 第18页 |
| ·硬件系统设计 | 第18-19页 |
| ·器件选型 | 第19页 |
| ·测试平台 | 第19-22页 |
| ·测试平台介绍 | 第19-20页 |
| ·验证的重要性及方法性 | 第20页 |
| ·功能验证 | 第20-21页 |
| ·功能验证的方法 | 第21-22页 |
| 3 视频信号的采集及存储 | 第22-38页 |
| ·视频解码 | 第22-30页 |
| ·SAA7113H介绍 | 第23-24页 |
| ·I~2C总线原理 | 第24-27页 |
| ·初始化模块的配置 | 第27-29页 |
| ·I~2C主控制器Testbench设计 | 第29-30页 |
| ·视频同步 | 第30-34页 |
| ·PAL制电视的扫描特性 | 第30-31页 |
| ·ITU-R BT.656标准以及图像采集 | 第31-34页 |
| ·视频图像的存储 | 第34-35页 |
| ·数据的缓存以及异时钟域数据同步 | 第35-38页 |
| ·数据缓存FIFO原理 | 第35-36页 |
| ·FIFO设计 | 第36-38页 |
| 4 JPEG压缩系统的设计 | 第38-68页 |
| ·图像压缩编码概述 | 第38-40页 |
| ·图像压缩信息原理 | 第38-39页 |
| ·现行的数字图像编码技术 | 第39-40页 |
| ·图像压缩指标 | 第40-41页 |
| ·压缩比 | 第40-41页 |
| ·视觉质量 | 第41页 |
| ·JPEG标准概述 | 第41-42页 |
| ·JPEG编码流程 | 第42-49页 |
| ·DCT变换 | 第43-45页 |
| ·ZigZag扫描 | 第45-46页 |
| ·根据量化表量化 | 第46-47页 |
| ·差分编码和游程编码 | 第47-48页 |
| ·利用熵编码表进行熵编码 | 第48-49页 |
| ·JPEG文件格式 | 第49-50页 |
| ·JPEG的FPGA设计 | 第50-66页 |
| ·离散余弦变化FPGA设计 | 第50-52页 |
| ·离散余弦变换DCT Testbench设计 | 第52-54页 |
| ·量化取整FPGA设计 | 第54-55页 |
| ·量化取整Testbench设计 | 第55-57页 |
| ·熵编码 | 第57-59页 |
| ·霍夫曼编码FPGA设计 | 第59-61页 |
| ·霍夫曼编码Testbench | 第61-63页 |
| ·JPEG总体模块报告 | 第63-66页 |
| ·总结 | 第66-68页 |
| 5 UART传输系统的设计及实现 | 第68-72页 |
| ·UART知识背景 | 第68-69页 |
| ·UART概述 | 第68页 |
| ·帧格式 | 第68-69页 |
| ·UART的FPGA设计 | 第69-70页 |
| ·UART Testbench设计 | 第70-71页 |
| ·UART与上位机通信实验 | 第71-72页 |
| 6 系统实验和总结 | 第72-76页 |
| ·系统的验证实验 | 第72-74页 |
| ·工作总结 | 第74-75页 |
| ·展望 | 第75-76页 |
| 致谢 | 第76-78页 |
| 参考文献 | 第78-79页 |