电力线扩频接收系统的研究与实现
中文摘要 | 第2-3页 |
Abstract | 第3-4页 |
第一章 引言 | 第7-12页 |
1.1 课题研究的背景及意义 | 第7-9页 |
1.1.1 电力线环境的概述 | 第7-8页 |
1.1.2 电力线载波通信现状 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 课题的来源和主要研究工作 | 第10-11页 |
1.4 本文的结构安排 | 第11-12页 |
第二章 扩频通信的基本原理及相关技术 | 第12-19页 |
2.1 电力线噪声模型 | 第12页 |
2.2 系统的相关理论 | 第12-18页 |
2.2.1 扩频通信的基本原理 | 第13-14页 |
2.2.2 扩频通信的系统模型 | 第14页 |
2.2.3 扩频通信系统的同步捕获方法 | 第14-16页 |
2.2.4 扩频通信系统的解调方法 | 第16-18页 |
2.3 本章小结 | 第18-19页 |
第三章 扩频通信系统的总体设计 | 第19-31页 |
3.1 扩频系统的需求分析 | 第19页 |
3.2 扩频系统的总体设计 | 第19-30页 |
3.2.1 扩频发送系统的设计 | 第20页 |
3.2.2 电力线扩频同步捕获方案的研究 | 第20-30页 |
3.3 本章小结 | 第30-31页 |
第四章 扩频接收系统的仿真 | 第31-45页 |
4.1 系统仿真模型 | 第31-33页 |
4.2 系统的仿真实现 | 第33-44页 |
4.2.1 电力线模型仿真 | 第33-34页 |
4.2.2 发送系统的设计与仿真 | 第34-35页 |
4.2.3 AGC 的设计与仿真 | 第35-37页 |
4.2.4 载波解调方案的设计与仿真 | 第37-39页 |
4.2.5 位同步仿真 | 第39-41页 |
4.2.6 数字匹配滤波器的设计与仿真 | 第41-44页 |
4.3 本章小结 | 第44-45页 |
第五章 扩频接收系统的硬件实现 | 第45-68页 |
5.1 FPGA 技术简介 | 第45-47页 |
5.1.1 ISE 开发工具 | 第45-47页 |
5.1.2 FPGA 芯片的选择 | 第47页 |
5.2 系统的整体方案设计 | 第47-49页 |
5.2.1 系统的硬件框图 | 第47-48页 |
5.2.2 各模块的功能 | 第48-49页 |
5.3 发送子系统的实现 | 第49-51页 |
5.4 输入滤波器的实现 | 第51-55页 |
5.5 数字 Costas 环的实现 | 第55-64页 |
5.5.1 DDS 的原理与实现 | 第56-59页 |
5.5.2 乘法器的实现 | 第59-60页 |
5.5.3 鉴相器的实现 | 第60-61页 |
5.5.4 环路滤波器的实现 | 第61-62页 |
5.5.5 低通滤波器的实现 | 第62-64页 |
5.6 数字匹配滤波器的实现 | 第64-65页 |
5.7 基带恢复模块的实现 | 第65页 |
5.8 系统外围电路 | 第65-67页 |
5.8.1 发送放大电路的设计 | 第65-67页 |
5.8.2 耦合电路的设计 | 第67页 |
5.9 本章小结 | 第67-68页 |
第六章 系统的仿真结果分析与展望 | 第68-71页 |
6.1 系统仿真设置 | 第68页 |
6.2 系统的仿真及结果分析 | 第68-69页 |
6.3 总结及展望 | 第69-71页 |
结束语 | 第71-72页 |
参考文献 | 第72-74页 |
致谢 | 第74-75页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第75页 |