| 摘要 | 第4-6页 |
| Abstract | 第6-7页 |
| 第一章 绪论 | 第13-17页 |
| 1.1 课题的背景与研究的意义 | 第13-14页 |
| 1.2 研究现状分析及模数转换器发展趋势 | 第14-15页 |
| 1.3 本论文研究内容和创新点 | 第15-16页 |
| 1.4 本论文的组织结构 | 第16-17页 |
| 第二章 传统Pipeline ADC的基本原理 | 第17-27页 |
| 2.1 Pipeline ADC基本原理 | 第17-18页 |
| 2.2 2.5bit/Stage 14bit Pipeline ADC模型的建立与仿真 | 第18-22页 |
| 2.3 传统Pipeline ADC功耗分析 | 第22-27页 |
| 第三章 基于比较器的流水线模数转换器MDAC设计 | 第27-36页 |
| 3.1 基于比较器(ZCBC)Pipeline ADC的MDAC基本原理 | 第27-30页 |
| 3.2 基于比较器(ZCBC)的 1.5bit/Stage MDAC电路设计 | 第30-34页 |
| 3.3 基于比较器的MDAC仿真结果 | 第34-36页 |
| 第四章 Pipeline-SAR模数转换器的设计 | 第36-47页 |
| 4.1 异步时钟逐次逼近型模数转换器电路设计 | 第36-39页 |
| 4.2 基于 0.18um CMOS工艺的采样保持电路设计 | 第39-42页 |
| 4.3 基于 0.18um CMOS工艺的 5.5bit MDAC设计 | 第42-45页 |
| 4.4 14bit Pipeline-SAR模数转换器时序分析 | 第45-47页 |
| 第五章 系统仿真及结果 | 第47-55页 |
| 5.1 异步时钟逐次逼近型模数转换器电路仿真结果 | 第47-50页 |
| 5.2 基于 0.18um CMOS工艺的采样保持电路仿真结果 | 第50-53页 |
| 5.3 基于 0.18um CMOS工艺的Pipeline-SAR ADC仿真结果 | 第53-55页 |
| 第六章 总结和展望 | 第55-57页 |
| 6.1 总结 | 第55-56页 |
| 6.2 展望 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 作者简介 | 第60-61页 |
| 致谢 | 第61页 |