| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-12页 |
| 缩略语对照表 | 第12-16页 |
| 第一章 绪论 | 第16-20页 |
| 1.1 研究背景与意义 | 第16-17页 |
| 1.2 国内外研究状况 | 第17-19页 |
| 1.3 本文内容安排 | 第19-20页 |
| 第二章 SOPC及千兆网技术 | 第20-32页 |
| 2.1 SOPC及开发流程 | 第20-22页 |
| 2.2 NiosII软核处理器 | 第22-25页 |
| 2.2.1 外设可定制性 | 第22-23页 |
| 2.2.2 性能可配置性 | 第23-25页 |
| 2.3 千兆以太网传输 | 第25-30页 |
| 2.3.1 以太网帧结构 | 第26页 |
| 2.3.2 TCP/IP协议 | 第26-29页 |
| 2.3.3 MAC层及物理层技术 | 第29-30页 |
| 2.4 本章小结 | 第30-32页 |
| 第三章 硬件平台系统设计 | 第32-50页 |
| 3.1 数据交换系统硬件平台 | 第32-34页 |
| 3.2 千兆以太网控制器的搭建 | 第34-46页 |
| 3.2.1 以太网PHY芯片 | 第35-36页 |
| 3.2.2 MAC软核 | 第36-39页 |
| 3.2.3 PHY芯片与MAC核连接 | 第39-42页 |
| 3.2.4 搭建NiosII处理器基本系统 | 第42-43页 |
| 3.2.5 SGDMA传输控制模块 | 第43-46页 |
| 3.3 光纤收发自定义模块设计 | 第46-49页 |
| 3.3.1 光纤数据发送通路 | 第46-48页 |
| 3.3.2 光纤数据接收通路 | 第48-49页 |
| 3.4 本章小结 | 第49-50页 |
| 第四章 千兆以太网控制器软件设计 | 第50-64页 |
| 4.1 硬件抽象层及设备驱动程序 | 第50-54页 |
| 4.2 μC/OS-II多任务编程 | 第54-59页 |
| 4.2.1 μC/OS-II特点及系统服务 | 第54-57页 |
| 4.2.2 μC/OS-II实时操作系统移植 | 第57-59页 |
| 4.3 网络编程 | 第59-62页 |
| 4.3.1 NicheStack TCP/IP协议栈 | 第59-60页 |
| 4.3.2 网络接口驱动及socket编程 | 第60-62页 |
| 4.4 本章小结 | 第62-64页 |
| 第五章 性能测试及交换系统应用 | 第64-80页 |
| 5.1 时序验证及测试 | 第64-70页 |
| 5.1.1 通路测试及时序验证 | 第64-68页 |
| 5.1.2 性能测试及分析 | 第68-70页 |
| 5.2 性能改进 | 第70-73页 |
| 5.2.1 软件优化 | 第70-71页 |
| 5.2.2 自定义协议栈 | 第71-73页 |
| 5.3 数据交换系统应用 | 第73-79页 |
| 5.4 本章小结 | 第79-80页 |
| 第六章 结论和展望 | 第80-82页 |
| 6.1 本文内容总结 | 第80-81页 |
| 6.2 工作展望 | 第81-82页 |
| 参考文献 | 第82-84页 |
| 致谢 | 第84-86页 |
| 作者简介 | 第86-87页 |