摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-21页 |
1.1 研究背景和意义 | 第15-16页 |
1.2 国内外有关研究现状及发展前景 | 第16-17页 |
1.2.1 国外研究现状 | 第16-17页 |
1.2.2 国内研究现状 | 第17页 |
1.3 论文主要内容 | 第17-18页 |
1.4 论文章节安排 | 第18-21页 |
第二章 宽带信号模拟源原理及误差分析 | 第21-39页 |
2.1 DDS的原理及误差分析 | 第21-25页 |
2.1.1 DDS原理 | 第21-23页 |
2.1.2 DDS的特点 | 第23页 |
2.1.3 DDS的FPGA实现 | 第23-24页 |
2.1.4 DDS误差分析 | 第24-25页 |
2.2 宽带信号模拟信号源技术方案 | 第25-26页 |
2.3 系统信号质量和误差分析 | 第26-37页 |
2.3.1 数字幅度量化误差 | 第26-28页 |
2.3.2 相位截断误差 | 第28-31页 |
2.3.3 DAC器件的Sinc函数衰落产生原理 | 第31-37页 |
2.3.4 时钟相位失配 | 第37页 |
2.4 本章小结 | 第37-39页 |
第三章 基于FIR滤波器的Sinc衰落补偿技术 | 第39-53页 |
3.1 FIR滤波器的介绍 | 第39-45页 |
3.1.1 FIR滤波器的简介 | 第39-40页 |
3.1.2 FIR数字滤波器的结构描述 | 第40-41页 |
3.1.3 FIR滤波器线性相位条件 | 第41-42页 |
3.1.4 FIR滤波器的设计方法 | 第42-45页 |
3.2 基于FIR的ISinc滤波器 | 第45-51页 |
3.2.1 ISinc滤波器设计原理介绍 | 第45-47页 |
3.2.2 FIR数字滤波器的MATLAB仿真及算法描述 | 第47-51页 |
3.3 本章小结 | 第51-53页 |
第四章 内部插值带来问题及解决方法 | 第53-67页 |
4.1 信号源内部插值方法 | 第53-58页 |
4.1.1 插值DDS原理分析 | 第53-55页 |
4.1.2 时钟失配带来的信号失真 | 第55-58页 |
4.1.3 时钟失配的解决方法 | 第58页 |
4.2 基于数字内插技术的并行FIR滤波器 | 第58-66页 |
4.2.1 插值原理 | 第58-60页 |
4.2.2 并行FIR滤波器原理及MATLAB仿真 | 第60-66页 |
4.3 本章小结 | 第66-67页 |
第五章 FPGA设计实现与测试结果分析 | 第67-81页 |
5.1 系统硬件平台 | 第67-69页 |
5.1.1 ML605简介 | 第67-69页 |
5.1.2 AD9739A概述 | 第69页 |
5.2 AD9739A接口设计 | 第69-73页 |
5.2.1 AD9739A工作原理及模式 | 第69-72页 |
5.2.2 FPGA接口设计 | 第72页 |
5.2.3 AD9739A的时序仿真 | 第72-73页 |
5.3 并行FIR滤波器算法的设计 | 第73-75页 |
5.3.1 内插FIR多相滤波器的FPGA设计 | 第73-74页 |
5.3.2 Modelsim仿真结果分析 | 第74-75页 |
5.4 测试结果 | 第75-80页 |
5.4.1 频率准确度和相位噪声测试 | 第75-78页 |
5.4.2 谐波测试 | 第78页 |
5.4.3 扫频带宽与带内平坦度测试 | 第78-80页 |
5.4.4 测试结果分析 | 第80页 |
5.5 本章小结 | 第80-81页 |
第六章 总结与展望 | 第81-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-89页 |
作者简介 | 第89-90页 |