首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

基于虚拟总线的Cache一致性协议研究

摘要第5-6页
abstract第6页
第1章 绪论第9-15页
    1.1 研究目的和意义第9-10页
    1.2 研究现状第10-12页
        1.2.1 国外研究现状第10-11页
        1.2.2 国内研究现状第11-12页
    1.3 论文的主要工作第12-13页
    1.4 论文组织结构第13-15页
第2章 存储体系第15-21页
    2.1 存储层次概念第15-16页
    2.2 Cache工作原理与基本结构第16-17页
    2.3 Cache读写策略第17-18页
        2.3.1 Cache读策略第17-18页
        2.3.2 Cache写策略第18页
    2.4 Cache替换算法第18-19页
    2.5 本章小结第19-21页
第3章 Cache一致性协议优化第21-37页
    3.1 问题由来第21-22页
    3.2 MSI协议分析与优化第22-29页
        3.2.1 MSI协议分析第22-24页
        3.2.2 MSI协议的优化第24-29页
    3.3 MESI协议分析与优化第29-32页
        3.3.1 MESI协议分析第29-31页
        3.3.2 MESI协议的优化第31-32页
    3.4 目录一致性协议分析与优化第32-35页
        3.4.1 目录一致性协议分析第32-34页
        3.4.2 目录一致性协议的优化第34-35页
    3.5 协议的对比及分析第35页
    3.6 本章小结第35-37页
第4章 CCPBVB协议设计第37-49页
    4.1 改进的系统结构模型第37-38页
    4.2 目录组织结构第38-41页
        4.2.1 目录项的构成第38页
        4.2.2 D-Cache的运行步骤第38-39页
        4.2.3 D-Cache的响应事务机制第39-40页
        4.2.4 写作废一致性消息结构的改进第40-41页
    4.3 CCPBVB协议的写策略第41-42页
    4.4 CCPBVB协议第42-47页
        4.4.1 CCPBVB协议的状态集合第42页
        4.4.2 CCPBVB协议的状态转换图第42-46页
        4.4.3 CCPBVB协议写技术第46-47页
        4.4.4 死锁的避免第47页
    4.5 本章小结第47-49页
第5章 实验验证第49-55页
    5.1 实验平台与环境第49-51页
        5.1.1 GEMS模拟器第49-50页
        5.1.2 实验环境参数设置第50-51页
    5.2 性能测试与分析第51-53页
        5.2.1 测试过程第51页
        5.2.2 测试结果分析第51-53页
    5.3 本章小结第53-55页
结论第55-57页
参考文献第57-61页
致谢第61页

论文共61页,点击 下载论文
上一篇:基于抽象语法树的软件缺陷自动分类
下一篇:基于信号循环平稳性的多波束抗干扰技术研究及FPGA实现