基于FPGA的语音单字识别系统的设计和研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-17页 |
1.1 课题研究背景 | 第11页 |
1.2 课题研究的国内外发展状况 | 第11-13页 |
1.2.1 国外发展状况 | 第11-12页 |
1.2.2 国内发展状况 | 第12-13页 |
1.3 课题研究意义和可行性分析 | 第13-15页 |
1.3.1 课题研究意义 | 第13-14页 |
1.3.2 课题可行性分析 | 第14-15页 |
1.4 论文的章节安排 | 第15-17页 |
第2章 语音识别的理论知识介绍 | 第17-31页 |
2.1 语音信号预处理 | 第17-23页 |
2.1.1 采样与量化 | 第17-19页 |
2.1.2 预加重处理 | 第19页 |
2.1.3 分帧加窗 | 第19-21页 |
2.1.4 端点检测 | 第21-23页 |
2.2 语音识别中特征参数提取 | 第23-25页 |
2.2.1 Mel倒谱系数MFCC | 第23-25页 |
2.2.2 复倒谱和倒谱 | 第25页 |
2.3 模板匹配和训练的相关算法 | 第25-28页 |
2.3.1 匹配模式 | 第25-26页 |
2.3.2 特征模板训练 | 第26页 |
2.3.3 DTW算法原理 | 第26-28页 |
2.4 硬件平台介绍 | 第28-30页 |
2.5 本章小结 | 第30-31页 |
第3章 语音识别系统总体设计 | 第31-39页 |
3.1 系统整体功能设计 | 第31-32页 |
3.2 SOPC系统的整体构建 | 第32-36页 |
3.3 软件算法总体设计 | 第36-38页 |
3.4 本章小结 | 第38-39页 |
第4章 FPGA各功能模块的设计与仿真 | 第39-71页 |
4.1 语音采集模块 | 第39-43页 |
4.1.1 编解码芯片WM8731的配置 | 第39-40页 |
4.1.2 语音采集模块设计 | 第40-43页 |
4.2 语音预处理模块 | 第43-48页 |
4.2.1 语音归一化处理单元 | 第43-44页 |
4.2.2 FIR滤波器运算单元 | 第44-45页 |
4.2.3 端点检测运算单元 | 第45-48页 |
4.3 语音特征提取模块 | 第48-58页 |
4.3.1 FFT运算单元 | 第49-52页 |
4.3.2 Mel滤波器组的设计 | 第52-53页 |
4.3.3 对数运算单元 | 第53-55页 |
4.3.4 MFCC综合运算单元 | 第55-56页 |
4.3.5 语音模板训练单元 | 第56-58页 |
4.4 语音识别模块 | 第58-61页 |
4.5 语音单字产生模块 | 第61-67页 |
4.5.1 SD卡硬件接口设计 | 第61-65页 |
4.5.3 语音单字读取设计 | 第65-67页 |
4.6 显示模块 | 第67-69页 |
4.7 本章小结 | 第69-71页 |
第5章 系统整体实现与性能分析 | 第71-79页 |
5.1 系统的整体实现 | 第71-72页 |
5.2 模块的性能参数 | 第72-74页 |
5.3 系统实现与测试 | 第74-78页 |
5.3.1 系统效果 | 第74-77页 |
5.3.2 系统语音识别结果与分析 | 第77-78页 |
5.4 本章小结 | 第78-79页 |
第6章 工作总结与展望 | 第79-81页 |
6.1 工作总结 | 第79-80页 |
6.2 展望 | 第80-81页 |
参考文献 | 第81-85页 |
致谢 | 第85页 |