首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

硅陀螺用16位200KHz级联式ADC设计

摘要第4-5页
Abstract第5-6页
第1章 绪论第9-15页
    1.1 课题背景第9页
    1.2 国内外研究现状综述第9-13页
        1.2.1 硅陀螺的国内外发展现状第9-11页
        1.2.2 Sigma-Delta ADC 国外研究现状第11-13页
        1.2.3 国内研究现状第13页
    1.3 研究的目的和意义第13-14页
    1.4 课题的主要研究内容第14-15页
第2章 Sigma-Delta 调制器理论研究第15-27页
    2.1 ADC 概述第15-16页
    2.2 Sigma-Delta 模数转换器第16-18页
        2.2.1 过采样技术第16-17页
        2.2.2 噪声整形技术第17-18页
    2.3 Sigma-Delta 调制器的性能参数第18-22页
        2.3.1 动态参数第19-21页
        2.3.2 静态参数第21-22页
    2.4 Σ-Δ调制器的工作原理第22-26页
        2.4.1 Σ-Δ调制器的影响因素第22-23页
        2.4.2 Σ-Δ调制器的结构第23-26页
    2.5 本章小结第26-27页
第3章 级联调制器的系统级设计第27-39页
    3.1 MASH 调制器结构和参数的选取第27-28页
    3.2 四阶 MAHS 结构 Sigma-Delta 调制器的系统级设计第28-32页
        3.2.1 2-1-1 级联结构 Sigma-Delta 调制器系统设计第28-30页
        3.2.2 系统级仿真结果第30-32页
    3.3 三阶级联结构 Sigma-Delta 调制器的系统级设计第32-33页
        3.3.1 反馈式 2-1 级联结构 Sigma-Delta 调制器的建模第32页
        3.3.2 2-1 级联结构系统仿真结果第32-33页
    3.4 非理想因素影响第33-36页
        3.4.1 系数失配第34-35页
        3.4.2 运放有限直流增益第35页
        3.4.3 热噪声第35-36页
    3.5 加入非理性因素系统仿真对比第36-38页
        3.5.1 加入非理想因素的系统仿真第36-38页
        3.5.2 积分器结级联结构和 2-1-1 级联结构调制器性能对比第38页
    3.6 本章小结第38-39页
第4章 级联调制器的电路级设计第39-53页
    4.1 积分器设计第39-41页
        4.1.1 积分器结构选取第39-40页
        4.1.2 开关电容积分器原理第40-41页
    4.2 运算放大器设计第41-44页
        4.2.1 运算放大器的设计第41-42页
        4.2.2 运算放大器的仿真第42-43页
        4.2.3 积分器的仿真结果第43-44页
    4.3 量化器设计第44-45页
    4.4 时序电路设计第45-46页
    4.5 带隙基准源设计第46-49页
    4.6 噪声抵消逻辑设计第49-50页
    4.7 整体电路仿真结果第50-52页
    4.8 本章小结第52-53页
结论第53-54页
参考文献第54-58页
攻读硕士学位期间发表的论文及其它成果第58-60页
致谢第60页

论文共60页,点击 下载论文
上一篇:JPEG2000中可重构二维离散小波变换的设计与实现
下一篇:H.264解码器的FPGA验证