| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 第1章 绪论 | 第9-15页 |
| 1.1 课题背景 | 第9页 |
| 1.2 国内外研究现状综述 | 第9-13页 |
| 1.2.1 硅陀螺的国内外发展现状 | 第9-11页 |
| 1.2.2 Sigma-Delta ADC 国外研究现状 | 第11-13页 |
| 1.2.3 国内研究现状 | 第13页 |
| 1.3 研究的目的和意义 | 第13-14页 |
| 1.4 课题的主要研究内容 | 第14-15页 |
| 第2章 Sigma-Delta 调制器理论研究 | 第15-27页 |
| 2.1 ADC 概述 | 第15-16页 |
| 2.2 Sigma-Delta 模数转换器 | 第16-18页 |
| 2.2.1 过采样技术 | 第16-17页 |
| 2.2.2 噪声整形技术 | 第17-18页 |
| 2.3 Sigma-Delta 调制器的性能参数 | 第18-22页 |
| 2.3.1 动态参数 | 第19-21页 |
| 2.3.2 静态参数 | 第21-22页 |
| 2.4 Σ-Δ调制器的工作原理 | 第22-26页 |
| 2.4.1 Σ-Δ调制器的影响因素 | 第22-23页 |
| 2.4.2 Σ-Δ调制器的结构 | 第23-26页 |
| 2.5 本章小结 | 第26-27页 |
| 第3章 级联调制器的系统级设计 | 第27-39页 |
| 3.1 MASH 调制器结构和参数的选取 | 第27-28页 |
| 3.2 四阶 MAHS 结构 Sigma-Delta 调制器的系统级设计 | 第28-32页 |
| 3.2.1 2-1-1 级联结构 Sigma-Delta 调制器系统设计 | 第28-30页 |
| 3.2.2 系统级仿真结果 | 第30-32页 |
| 3.3 三阶级联结构 Sigma-Delta 调制器的系统级设计 | 第32-33页 |
| 3.3.1 反馈式 2-1 级联结构 Sigma-Delta 调制器的建模 | 第32页 |
| 3.3.2 2-1 级联结构系统仿真结果 | 第32-33页 |
| 3.4 非理想因素影响 | 第33-36页 |
| 3.4.1 系数失配 | 第34-35页 |
| 3.4.2 运放有限直流增益 | 第35页 |
| 3.4.3 热噪声 | 第35-36页 |
| 3.5 加入非理性因素系统仿真对比 | 第36-38页 |
| 3.5.1 加入非理想因素的系统仿真 | 第36-38页 |
| 3.5.2 积分器结级联结构和 2-1-1 级联结构调制器性能对比 | 第38页 |
| 3.6 本章小结 | 第38-39页 |
| 第4章 级联调制器的电路级设计 | 第39-53页 |
| 4.1 积分器设计 | 第39-41页 |
| 4.1.1 积分器结构选取 | 第39-40页 |
| 4.1.2 开关电容积分器原理 | 第40-41页 |
| 4.2 运算放大器设计 | 第41-44页 |
| 4.2.1 运算放大器的设计 | 第41-42页 |
| 4.2.2 运算放大器的仿真 | 第42-43页 |
| 4.2.3 积分器的仿真结果 | 第43-44页 |
| 4.3 量化器设计 | 第44-45页 |
| 4.4 时序电路设计 | 第45-46页 |
| 4.5 带隙基准源设计 | 第46-49页 |
| 4.6 噪声抵消逻辑设计 | 第49-50页 |
| 4.7 整体电路仿真结果 | 第50-52页 |
| 4.8 本章小结 | 第52-53页 |
| 结论 | 第53-54页 |
| 参考文献 | 第54-58页 |
| 攻读硕士学位期间发表的论文及其它成果 | 第58-60页 |
| 致谢 | 第60页 |