基于FPGA的快跳频系统模块的设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-13页 |
1.1 课题背景及研究意义 | 第8-9页 |
1.2 跳频通信的发展概况 | 第9-11页 |
1.3 跳频通信的发展趋势 | 第11-12页 |
1.4 本文的结构安排 | 第12-13页 |
第2章 快跳频通信系统的基本理论 | 第13-26页 |
2.1 快跳频通信系统概述 | 第13-18页 |
2.1.1 快跳频通信理论基础 | 第13-14页 |
2.1.2 快跳频系统的基本原理 | 第14-16页 |
2.1.3 快跳频系统的数学模型 | 第16-17页 |
2.1.4 快跳频系统的基本特点 | 第17-18页 |
2.2 快跳频系统的关键技术 | 第18-22页 |
2.2.1 频率合成技术 | 第18-20页 |
2.2.2 跳频序列技术 | 第20-21页 |
2.2.3 跳频同步技术 | 第21-22页 |
2.3 快跳频系统的同步技术 | 第22-25页 |
2.3.1 跳频同步的不确定性来源 | 第22-23页 |
2.3.2 跳频图案同步技术 | 第23-24页 |
2.3.3 载波同步技术 | 第24页 |
2.3.4 位同步技术 | 第24-25页 |
2.4 本章小结 | 第25-26页 |
第3章 快跳频通信系统关键技术研究 | 第26-45页 |
3.1 同步捕获技术 | 第26-31页 |
3.1.1 串行捕获技术 | 第26-27页 |
3.1.2 并行捕获技术 | 第27-28页 |
3.1.3 快速出局式捕获技术 | 第28页 |
3.1.4 三种捕获技术性能比较 | 第28-31页 |
3.2 同步跟踪技术 | 第31-36页 |
3.2.1 包络相关同步跟踪回路 | 第31-34页 |
3.2.2 早迟门能量算法 | 第34-36页 |
3.3 直接数字频率合成技术性能 | 第36-40页 |
3.4 FSK链路调制解调技术 | 第40-43页 |
3.5 分集合并技术 | 第43-44页 |
3.6 本章小结 | 第44-45页 |
第4章 快跳频通信系统模块的设计与实现 | 第45-65页 |
4.1 系统整体方案设计 | 第45-46页 |
4.2 系统具体参数设计 | 第46-47页 |
4.3 系统开发调试结构 | 第47-49页 |
4.4 发射机模块的设计与实现 | 第49-53页 |
4.4.1 2FSK调制模块 | 第49-50页 |
4.4.2 跳频器模块 | 第50-52页 |
4.4.3 混频模块 | 第52-53页 |
4.5 接收机模块的设计与实现 | 第53-63页 |
4.5.1 快跳频同步捕获模块 | 第53-55页 |
4.5.2 快跳频同步跟踪模块 | 第55-58页 |
4.5.3 非相干解调模块 | 第58-60页 |
4.5.4 分集合并模块 | 第60-61页 |
4.5.5 位同步模块 | 第61-63页 |
4.5.6 判决模块 | 第63页 |
4.6 基带开发板资源消耗分析 | 第63-64页 |
4.7 本章小结 | 第64-65页 |
结论 | 第65-66页 |
参考文献 | 第66-71页 |
攻读硕士学位期间发表的学术论文 | 第71-72页 |
致谢 | 第72-73页 |
附件 | 第73页 |