DRM通信系统的设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 DRM系统介绍 | 第9-13页 |
1.1 项目背景 | 第9页 |
1.2 DRM广播系统发展概述 | 第9-10页 |
1.3 DRM广播系统基本结构 | 第10-11页 |
1.4 DRM广播系统传输模式 | 第11-12页 |
1.5 论文结构安排 | 第12页 |
1.6 本章小结 | 第12-13页 |
第二章 DRM系统的技术指标 | 第13-16页 |
2.1 系统功能 | 第13-14页 |
2.1.1 基本通信功能 | 第13-14页 |
2.1.2 辅助控制功能 | 第14页 |
2.2 系统指标 | 第14-15页 |
2.3 本章小结 | 第15-16页 |
第三章 DRM系统实现的技术方案 | 第16-37页 |
3.1 硬件系统方案 | 第16-30页 |
3.1.1 设计思路一 | 第16-21页 |
3.1.1.1 设计原则 | 第16页 |
3.1.1.2 硬件构架 | 第16-17页 |
3.1.1.3 中频信号处理板器件选型 | 第17-21页 |
3.1.2 设计思路二 | 第21-26页 |
3.1.2.1 设计原则 | 第22页 |
3.1.2.2 硬件架构 | 第22-23页 |
3.1.2.3 器件选型 | 第23-26页 |
3.1.3 设计思路三 | 第26-28页 |
3.1.3.1 设计原则 | 第26页 |
3.1.3.2 硬件构架 | 第26-27页 |
3.1.3.3 器件选型 | 第27-28页 |
3.1.4 加解密电路硬件设计 | 第28-30页 |
3.1.4.1 设计原则 | 第28页 |
3.1.4.2 硬件构架 | 第28-29页 |
3.1.4.3 器件选型 | 第29-30页 |
3.2 软件系统方案 | 第30-36页 |
3.2.1 处理流程算法分析 | 第30-32页 |
3.2.2 嵌入式系统软件构架 | 第32-34页 |
3.2.3 可编程逻辑单元软件构架 | 第34-36页 |
3.2.4 中频接口MCU软件构架 | 第36页 |
3.3 本章小结 | 第36-37页 |
第四章 DRM系统功能结构单元 | 第37-59页 |
4.1 可编程逻辑单元 | 第37-51页 |
4.1.1 发送通道 | 第37-49页 |
4.1.1.1 OFDM符号映射 | 第37-40页 |
4.1.1.2 OFDM调制 | 第40-42页 |
4.1.1.3 正交调制 | 第42-44页 |
4.1.1.4 信号合路 | 第44-45页 |
4.1.1.5 一中频上变频和单边带滤波 | 第45-47页 |
4.1.1.6 二中频下变频和低通滤波 | 第47页 |
4.1.1.7 数控AGC | 第47-48页 |
4.1.1.8 时序控制 | 第48-49页 |
4.1.2 接收通道 | 第49-51页 |
4.1.2.1 下变频和带通滤波 | 第49-50页 |
4.1.2.2 分离滤波 | 第50-51页 |
4.2 嵌入式系统 | 第51-58页 |
4.2.1 发送通道 | 第51-55页 |
4.2.1.1 MSC复用组帧 | 第51-52页 |
4.2.1.2 能量扩散 | 第52-53页 |
4.2.1.3 导频插入 | 第53-55页 |
4.2.2 控制面板 | 第55-58页 |
4.3 本章小结 | 第58-59页 |
第五章 DRM系统算法分析和成果展示 | 第59-67页 |
5.1 DRM系统算法分析 | 第59-65页 |
5.1.1 频谱颠倒的实现 | 第59-63页 |
5.1.2 嵌入式PC与数字中频板卡接口 | 第63-64页 |
5.1.3 内插CIC滤波器的使用 | 第64-65页 |
5.2 成果展示 | 第65-66页 |
5.3 本章小结 | 第66-67页 |
第六章 总结与展望 | 第67-68页 |
6.1 总结 | 第67页 |
6.2 展望 | 第67-68页 |
参考文献 | 第68-70页 |
发表论文和参加科研情况说明 | 第70-71页 |
致谢 | 第71-72页 |