摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第8-12页 |
1.1 课题背景及意义 | 第8-9页 |
1.2 MIMO引信的发展现状 | 第9-10页 |
1.2.1 国内外MIMO引信和MIMO雷达的发展趋势 | 第9-10页 |
1.2.2 MIMO引信的优势 | 第10页 |
1.3 本文的主要内容及结构 | 第10-12页 |
2 MIMO引信发射波形设计 | 第12-22页 |
2.1 MIMO引信 | 第12-14页 |
2.1.1 MIMO引信电路结构 | 第12-13页 |
2.1.2 MIMO引信信号模型 | 第13-14页 |
2.2 MIMO引信发射波形设计与产生 | 第14-21页 |
2.2.1 MIMO引信对发射波形的要求 | 第14-15页 |
2.2.2 MIMO引信发射波形的波形设计 | 第15-17页 |
2.2.3 MIMO引信发射波形的产生及性能分析 | 第17-21页 |
2.3 本章小结 | 第21-22页 |
3 MIMO引信信息获取算法研究 | 第22-37页 |
3.1 MIMO引信信号处理总体方案 | 第22页 |
3.2 MIMO引信目标角度估计 | 第22-28页 |
3.2.1 MIMO引信角度估计信号模型 | 第22-23页 |
3.2.2 MUSIC算法 | 第23-24页 |
3.2.3 针对硬件实现的改进MUSIC算法 | 第24-27页 |
3.2.4 仿真实验 | 第27-28页 |
3.3 MIMO引信目标速度距离估计 | 第28-33页 |
3.3.1 回波信号匹配滤波 | 第28-29页 |
3.3.2 动目标显示和动目标检测 | 第29-31页 |
3.3.3 仿真实验 | 第31-33页 |
3.4 MIMO引信检测判决模块 | 第33-36页 |
3.4.1 检测判决模块原理 | 第33-35页 |
3.4.2 恒虚警模块仿真 | 第35-36页 |
3.5 本章小结 | 第36-37页 |
4 MIMO引信信号处理电路设计 | 第37-56页 |
4.1 MIMO引信信号处理电路总体设计方案 | 第37-38页 |
4.2 芯片选型与功耗分析 | 第38-42页 |
4.2.1 FPGA芯片的选型及功耗分析 | 第38-41页 |
4.2.2 AD芯片的选型及功耗分析 | 第41页 |
4.2.3 其他外围配置芯片的选型 | 第41-42页 |
4.3 电路设计 | 第42-51页 |
4.3.1 电源系统设计 | 第42-43页 |
4.3.2 信号输入电路 | 第43-45页 |
4.3.3 编码信号产生电路 | 第45-46页 |
4.3.4 FPGA外围配置电路 | 第46-47页 |
4.3.5 PCB设计 | 第47-51页 |
4.4 FPGA软件设计 | 第51-55页 |
4.4.1 FPGA软件设计整体方案 | 第51-52页 |
4.4.2 时钟复位模块 | 第52页 |
4.4.3 AD模数转换模块和编码信号产生模块 | 第52-53页 |
4.4.4 匹配系数产生模块和匹配滤波模块 | 第53页 |
4.4.5 动目标检测模块 | 第53-55页 |
4.4.6 多路综合和恒虚警检测模块 | 第55页 |
4.5 本章小结 | 第55-56页 |
5 MIMO引信信号处理电路调试 | 第56-63页 |
5.1 电源系统调试 | 第56页 |
5.2 信号产生及输入模块调试 | 第56-60页 |
5.2.1 时钟信号和复位信号 | 第56-57页 |
5.2.2 信号产生模块 | 第57-58页 |
5.2.3 信号输入模块 | 第58-60页 |
5.3 FPGA模块调试 | 第60-62页 |
5.3.1 匹配系数产生和匹配滤波模块调试 | 第60-61页 |
5.3.2 动目标检测模块调试 | 第61-62页 |
5.3.3 综合及检测判决模块调试 | 第62页 |
5.4 本章小结 | 第62-63页 |
6 结束语 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-69页 |
附录 | 第69页 |