嵌入式图像并行处理系统的研究与应用
摘要 | 第1-8页 |
Abstract | 第8-9页 |
插图索引 | 第9-11页 |
附表索引 | 第11-12页 |
第1章 绪论 | 第12-18页 |
·背景及意义 | 第12页 |
·国内外研究现状 | 第12-15页 |
·硬件平台的并行化 | 第12-14页 |
·软件算法的并行化 | 第14-15页 |
·研究的内容及方法 | 第15-16页 |
·章节安排 | 第16-18页 |
第2章 嵌入式并行处理系统的设计 | 第18-31页 |
·开发目标 | 第18页 |
·系统的功能 | 第18页 |
·模块划分 | 第18-21页 |
·硬件平台部分 | 第19-20页 |
·并行的软件部分 | 第20-21页 |
·并行处理系统的硬件设计 | 第21-30页 |
·图像采集模块 | 第21-22页 |
·图像解码模块 | 第22-23页 |
·图像预处理模块 | 第23-25页 |
·SDRAM模块 | 第25页 |
·并行处理模块 | 第25-28页 |
·最小系统模块 | 第28-30页 |
·本章小结 | 第30-31页 |
第3章 RapidIO总线并行技术的研究 | 第31-42页 |
·RapidIO | 第31-32页 |
·RapidIO协议 | 第32-34页 |
·包与控制符号 | 第32-33页 |
·包的格式 | 第33页 |
·事务的格式与类型 | 第33-34页 |
·SRIO总线技术 | 第34-39页 |
·SRIO支持的RapidIO特性 | 第34页 |
·SRIO功能 | 第34-36页 |
·SRIO控制标志 | 第36页 |
·SRIO包类型 | 第36-38页 |
·SRIO基本读写和门铃操作 | 第38-39页 |
·芯片间SRIO接口设计 | 第39-41页 |
·SRIO接口电路 | 第39-40页 |
·SRIO接口布线要求 | 第40-41页 |
·本章小结 | 第41-42页 |
第4章 并行处理系统的软件结构设计 | 第42-57页 |
·代码的开发流程 | 第42-43页 |
·系统软件开发环境 | 第43-44页 |
·DSP的集成开发环境CCS介绍 | 第43-44页 |
·实时操作系统DSP/BIOS简介 | 第44页 |
·系统初始化设计 | 第44-46页 |
·CACHE初始配置 | 第44-45页 |
·存储器映射初始化 | 第45-46页 |
·算法并行化设计 | 第46-49页 |
·求解TSP问题的遗传算法 | 第47-48页 |
·遗传算法并行化 | 第48-49页 |
·DSP代码的移植与优化 | 第49-56页 |
·DSP算法的移植 | 第50-54页 |
·DSP算法的优化 | 第54-56页 |
·本章小结 | 第56-57页 |
第5章 并行处理系统的实验 | 第57-61页 |
·并行系统的性能实验 | 第57页 |
·图像处理实验 | 第57-60页 |
·水位的获取方法 | 第58-59页 |
·图像的处理流程 | 第59-60页 |
·本章小结 | 第60-61页 |
总结与展望 | 第61-62页 |
参考文献 | 第62-65页 |
致谢 | 第65-66页 |
附录A 攻读学位期间所发表的学术论文目录 | 第66页 |