可编程采样率的超低功耗逐次逼近型模数转换器的设计
中文摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-13页 |
·课题研究背景及现状 | 第9-11页 |
·论文主要工作和结构安排 | 第11-13页 |
第二章 ADC 参数与架构总论 | 第13-24页 |
·ADC 性能参数介绍 | 第13-16页 |
·静态特性参数 | 第13-15页 |
·动态特性参数 | 第15-16页 |
·几种主要的 ADC 架构 | 第16-20页 |
·闪存型(Flash)ADC | 第16-17页 |
·流水线型(Pipelined)ADC | 第17-19页 |
·逐次逼近型(SAR)ADC | 第19-20页 |
·∑–Δ(sigma-delta) ADC | 第20页 |
·SAR ADC 的类型 | 第20-22页 |
·电流镜式 DAC | 第21页 |
·全电容式 DAC | 第21-22页 |
·阻容结合式 DAC | 第22页 |
·本章小结 | 第22-24页 |
第三章 电荷重分布式 SARADC 分论 | 第24-35页 |
·电荷重分布电容阵列 | 第24-27页 |
·传统电荷重分布电容阵列 | 第24-26页 |
·改进的分段电容阵列 | 第26-27页 |
·开关影响精度的两个效应 | 第27-30页 |
·沟道电荷注入效应 | 第27-28页 |
·时钟馈通 | 第28-30页 |
·其他影响精度的因素 | 第30-34页 |
·热噪声和闪烁噪声 | 第30-31页 |
·电容失配 | 第31-32页 |
·比较器失配 | 第32-34页 |
·本章小结 | 第34-35页 |
第四章 超低功耗逐次逼近型 ADC 设计 | 第35-56页 |
·总框架和时序安排 | 第35-36页 |
·DAC 设计 | 第36-39页 |
·电容阵列结构 | 第37-38页 |
·最小电容选择 | 第38-39页 |
·开关设计 | 第39-41页 |
·比较器设计 | 第41-50页 |
·预放大器设计 | 第43-46页 |
·锁存器设计 | 第46-48页 |
·RS 单元 | 第48-50页 |
·数字控制逻辑设计 | 第50-55页 |
·SAR 逻辑 | 第51-52页 |
·可编程计数器 | 第52-55页 |
·本章小结 | 第55-56页 |
第五章 系统仿真设计研究 | 第56-60页 |
·系统仿真方法概述 | 第56-57页 |
·静态仿真结果 | 第57-58页 |
·动态仿真结果 | 第58-59页 |
·两种情况 FOM 比较 | 第59页 |
·本章小结 | 第59-60页 |
第六章 总结和展望 | 第60-62页 |
参考文献 | 第62-66页 |
攻读学位期间发表的论文 | 第66-67页 |
致谢 | 第67-68页 |