新型DSP访存系统研究与设计
摘要 | 第1-11页 |
Abstract | 第11-12页 |
第一章 绪论 | 第12-22页 |
·课题研究背景 | 第12-14页 |
·新型DSP 的市场需求 | 第12-13页 |
·新型DSP 面临的挑战 | 第13-14页 |
·相关DSP 研究现状与发展趋势 | 第14-20页 |
·DSP 研究现状 | 第14-17页 |
·DSP 发展趋势 | 第17-19页 |
·访存系统发展趋势 | 第19-20页 |
·课题研究内容与意义 | 第20-21页 |
·论文组织结构 | 第21-22页 |
第二章 新型DSP 访存需求分析与体系结构研究 | 第22-31页 |
·访存需求分析 | 第22-25页 |
·LTE 协议核心算法分析 | 第22-25页 |
·数据需求分析 | 第25页 |
·访存系统体系结构研究 | 第25-30页 |
·FT-Matrix DSP 体系结构 | 第25-26页 |
·访存指令集结构设计 | 第26-29页 |
·访存系统结构设计 | 第29-30页 |
·本章小结 | 第30-31页 |
第三章 访存系统指令集设计 | 第31-37页 |
·寻址模式设计 | 第31-32页 |
·向量指令寻址模式 | 第31页 |
·标量指令寻址模式 | 第31-32页 |
·指令格式设计 | 第32-33页 |
·位定义 | 第32-33页 |
·指令操作码格式 | 第33页 |
·指令功能设计 | 第33-36页 |
·标量访存指令功能设计 | 第34-35页 |
·向量访存指令功能设计 | 第35-36页 |
·本章小结 | 第36-37页 |
第四章 标量访存系统设计 | 第37-58页 |
·标量访存系统结构设计 | 第37页 |
·标量访存控制器设计 | 第37-43页 |
·标量存储控制器功能设计 | 第37-38页 |
·标量存储控制器模块设计 | 第38-41页 |
·标量存储控制器流水线设计 | 第41-43页 |
·L1D Cache 设计 | 第43-57页 |
·Cache 技术参数设计 | 第43-46页 |
·Cache 一致性设计 | 第46-47页 |
·L1D Cache 访存控制器设计 | 第47-52页 |
·L1D Cache 优化设计 | 第52-57页 |
·本章小结 | 第57-58页 |
第五章 向量访存系统设计 | 第58-65页 |
·向量访存系统结构设计 | 第58页 |
·向量存储体结构设计 | 第58-60页 |
·向量访存控制器设计 | 第60-64页 |
·模块设计 | 第60-63页 |
·向量访存流水线设计 | 第63-64页 |
·本章小结 | 第64-65页 |
第六章 访存系统验证与综合 | 第65-77页 |
·验证方案设计 | 第65-66页 |
·模拟验证方法 | 第65页 |
·模拟验证流程 | 第65-66页 |
·模拟器设计 | 第66-68页 |
·译码单元设计 | 第67-68页 |
·地址计算单元设计 | 第68页 |
·验证码设计与验证结果分析 | 第68-75页 |
·验证码设计原则 | 第68-69页 |
·验证码设计 | 第69-72页 |
·验证结果分析 | 第72-75页 |
·逻辑综合 | 第75-77页 |
第七章 结束语 | 第77-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-82页 |
作者在学期间取得的学术成果 | 第82页 |